Turion X2 Ultra: различия между версиями
Перейти к навигации
Перейти к поиску
[отпатрулированная версия] | [непроверенная версия] |
Содержимое удалено Содержимое добавлено
A5b (обсуждение | вклад) м DDR2 SDRAM| |
дополнение, уточнение |
||
(не показано 11 промежуточных версий 10 участников) | |||
Строка 1: | Строка 1: | ||
{{Карточка центрального процессора |
|||
[[Файл:Turion_ultra_real.jpg |thumb|150px|Логотип Turion X2 Ultra]] |
|||
⚫ | |||
⚫ | '''[[Turion]] X2 Ultra''' — [[Торговая марка|марка]] [[Двухъядерный процессор|двухъядерных]] [[мобильный процессор|мобильных]] (с низким энергопотреблением) 64-[[бит]]ных [[Центральный процессор|процессоров]] производства компании [[AMD]]. Конкурирует с процессорами [[Intel]][[Intel Core 2|Core 2]]. |
||
|image=Turion_ultra_real.jpg |
|||
⚫ | |||
|image-size=150px |
|||
|caption=Логотип Turion X2 Ultra |
|||
|produced-start=[[2008]] |
|||
|produced-end=[[2010]] |
|||
|fastest=2,5 |
|||
|size-from=65 |
|||
|size-unit=нм |
|||
|designfirm=[[AMD|Advanced Micro Devices]] |
|||
|core1=Griffin |
|||
|sock1=[[Socket S1]] |
|||
|arch=[[MMX]], [[3DNow!]], [[Streaming SIMD Extensions|SSE]], [[SSE2]], [[SSE3]], [[AMD64]], [[PowerNow!]], [[NX Bit]] |
|||
|microarch=K8 |
|||
|prev=Turion 64 X2 |
|||
|next=Turion II|slowest=2.1}} |
|||
⚫ | '''[[Turion]] X2 Ultra''' — [[Торговая марка|марка]] [[Двухъядерный процессор|двухъядерных]] [[мобильный процессор|мобильных]] (с низким энергопотреблением) 64-[[бит]]ных [[Центральный процессор|процессоров]] производства компании [[AMD]]. Конкурирует с процессорами [[Intel]] [[Intel Core 2|Core 2]]. |
||
⚫ | |||
Фактически |
Фактически процессоры представляют собой [[65 нм]] процессор поколения [[AMD K8|K8]], однако обладает некоторыми чертами свойственными более новому поколению [[K10]], а также исключительными нововведениями, в частности: |
||
* [[Контроллер памяти]] |
* [[Контроллер памяти]] улучшен, появились функции предварительной выборки данных из памяти; |
||
* Контроллер памяти и процессорные ядра имеют раздельное |
* Контроллер памяти и процессорные ядра имеют раздельное управление питанием; |
||
* Ядра независимо друг от друга меняют частоту работы (''AMD Independent Dynamic Core Technology''); |
* Ядра независимо друг от друга меняют частоту работы (''AMD Independent Dynamic Core Technology''); |
||
* Частота ядра в режиме покоя может снижаться до 1/8 максимального значения; |
* Частота ядра в режиме покоя может снижаться до 1/8 максимального значения; |
||
* |
* Использование [[Hyper-Transport]] 3.0 |
||
== Ядра == |
== Ядра == |
||
Строка 28: | Строка 44: | ||
== Ссылки == |
== Ссылки == |
||
* [http://silentcomputers.ru/node/110 AMD Puma наносит Intel удар] |
* [https://web.archive.org/web/20081025085611/http://silentcomputers.ru/node/110 AMD Puma наносит Intel удар] |
||
{{Процессоры AMD}} |
{{Процессоры AMD}} |
||
Строка 34: | Строка 50: | ||
[[Категория:Микропроцессоры фирмы AMD]] |
[[Категория:Микропроцессоры фирмы AMD]] |
||
[[Категория:X86]] |
[[Категория:X86]] |
||
[[Категория:Двухъядерные микропроцессоры]] |
|||
[[de:AMD Turion X2 Ultra]] |
|||
[[en:Turion Ultra]] |
|||
⚫ | |||
[[pl:Turion X2 Ultra]] |
Текущая версия от 13:09, 3 марта 2024
Turion X2 Ultra | |
---|---|
Центральный процессор | |
| |
Производство | с 2008 по 2010 |
Разработчик | Advanced Micro Devices |
Производитель | |
Частота ЦП | 2.1—2,5 ГГц |
Технология производства | 65 нм |
Наборы инструкций | MMX, 3DNow!, SSE, SSE2, SSE3, AMD64, PowerNow!, NX Bit |
Микроархитектура | K8 |
Разъём | |
Ядра |
|
Turion X2 Ultra — марка двухъядерных мобильных (с низким энергопотреблением) 64-битных процессоров производства компании AMD. Конкурирует с процессорами Intel Core 2. Анонсирован в составе микроархитектуры Puma, призванной конкурировать с Intel Centrino 2. Представлен 4 июня 2008 года на выставке Computex '08.
Фактически процессоры представляют собой 65 нм процессор поколения K8, однако обладает некоторыми чертами свойственными более новому поколению K10, а также исключительными нововведениями, в частности:
- Контроллер памяти улучшен, появились функции предварительной выборки данных из памяти;
- Контроллер памяти и процессорные ядра имеют раздельное управление питанием;
- Ядра независимо друг от друга меняют частоту работы (AMD Independent Dynamic Core Technology);
- Частота ядра в режиме покоя может снижаться до 1/8 максимального значения;
- Использование Hyper-Transport 3.0
Ядра
[править | править код]Griffin (65 нм SOI)
[править | править код]- Двойное ядро AMD64
- Кэш первого уровня: 64 + 64 КБ (данные + инструкции) в каждом ядре
- Кэш второго уровня: 1024 КБ в каждом ядре, работает на скорости ядра
- Контроллер памяти: двухканальный DDR2
- MMX, Extended 3DNow!, SSE, SSE2, SSE3, AMD64, PowerNow!, NX Bit
- HyperTransport 3.0
- Socket S1 (несовместим с более ранним, не-Ultra, S1)
- Энергопотребление (TDP): 31, 33, 35 Ватт максимум
- Частота: до 2400Мгц