Verilog: различия между версиями
[непроверенная версия] | [непроверенная версия] |
Метки: добавление ссылки через визуальный редактор |
Retimuko (обсуждение | вклад) стиль |
||
(не показана 21 промежуточная версия 17 участников) | |||
Строка 10: | Строка 10: | ||
| extension = [[.v]] |
| extension = [[.v]] |
||
}} |
}} |
||
'''Verilog''', ''Verilog HDL'' ({{lang-en|Verilog Hardware Description Language}}) — это [[язык описания аппаратуры]], используемый для [[язык проектирования|описания]] и моделирования электронных систем. Verilog HDL, не следует путать с [[VHDL]] (конкурирующий язык), наиболее часто используется в проектировании, верификации и реализации (например, в виде [[Интегральная схема|СБИС]]) аналоговых, цифровых и смешанных электронных систем на различных уровнях абстракции. |
'''Verilog''', ''Verilog HDL'' ({{lang-en|Verilog Hardware Description Language}}) — это [[язык описания аппаратуры]], используемый для [[язык проектирования|описания]] и моделирования электронных систем. Verilog HDL, не следует путать с [[VHDL]] (конкурирующий язык), наиболее часто используется в проектировании, верификации и реализации (например, в виде [[Интегральная схема|СБИС]]) аналоговых, цифровых и смешанных электронных систем на различных уровнях абстракции. |
||
Разработчики Verilog сделали его синтаксис очень похожим на синтаксис [[язык программирования C|языка C]], что упрощает его освоение. Verilog имеет препроцессор, очень похожий на препроцессор языка C, и основные управляющие конструкции «if», «while» также подобны одноимённым конструкциям языка C. Соглашения по форматированию вывода также очень похожи (см. [[printf]]). |
Разработчики Verilog сделали его синтаксис очень похожим на синтаксис [[язык программирования C|языка C]], что упрощает его освоение. Verilog имеет препроцессор, очень похожий на препроцессор языка C, и основные управляющие конструкции «if», «while» также подобны одноимённым конструкциям языка C. Соглашения по форматированию вывода также очень похожи (см. [[printf]]). |
||
Описание аппаратуры, написанное на языке Verilog (как и на других [[язык описания аппаратуры|HDL]]-языках) принято называть программами, но в отличие от общепринятого понятия [[Компьютерная программа|программы]] как последовательности инструкций, здесь программа задает структуру системы. Также для языка Verilog не применим термин «выполнение программы». |
|||
== Обзор == |
== Обзор == |
||
Строка 29: | Строка 28: | ||
--> |
--> |
||
Существует подмножество инструкций языка Verilog, называемое '''синтезируемым'''. Модули, которые написаны на этом подмножестве, называют [[Уровень регистровых передач|RTL]] ({{lang-en|register transfer level}} — Уровень регистровых передач). Они могут быть физически реализованы с использованием [[Система автоматизированного проектирования|САПР]] синтеза. Данные САПР по определенным алгоритмам преобразуют абстрактный исходный код на Verilog в '''netlist''' — логически эквивалентное описание, состоящее из элементарных логических примитивов (например, AND, OR, NOT, [[триггер]]ы), которые доступны в выбранной технологии производства СБИС или программирования [[БМК]] и [[ПЛИС]]. Дальнейшая обработка netlist в конечном итоге порождает<!-- circuit fabrication blueprint--> фотошаблоны для [[фотолитография|литографии]] или прошивку<!--(such as a photo mask-set for an ASIC, or a bitstream-file for an).--> для [[Программируемая пользователем вентильная матрица|FPGA]]. |
Существует подмножество инструкций языка Verilog, называемое '''[[Логический синтез|синтезируемым]]'''. Модули, которые написаны на этом подмножестве, называют [[Уровень регистровых передач|RTL]] ({{lang-en|register transfer level}} — Уровень регистровых передач). Они могут быть физически реализованы с использованием [[Система автоматизированного проектирования|САПР]] синтеза. Данные САПР по определенным алгоритмам преобразуют абстрактный исходный код на Verilog в '''netlist''' — логически эквивалентное описание, состоящее из элементарных логических примитивов (например, AND, OR, NOT, [[триггер]]ы), которые доступны в выбранной технологии производства СБИС или программирования [[Базовый матричный кристалл|БМК]] и [[ПЛИС]]. Дальнейшая обработка netlist в конечном итоге порождает<!-- circuit fabrication blueprint--> фотошаблоны для [[фотолитография|литографии]] или прошивку<!--(such as a photo mask-set for an ASIC, or a bitstream-file for an).--> для [[Программируемая пользователем вентильная матрица|FPGA]]. |
||
== История == |
== История == |
||
=== Создание === |
=== Создание === |
||
⚫ | Verilog был создан Филом Мурби (Phil Moorby) и Прабху Гоэлем (Prabhu Goel) зимой 1983–1984 годов в фирме ''Automated Integrated Design Systems'' (с 1985 года ''Gateway Design Automation'') как язык моделирования аппаратуры. В 1990 году Gateway Design Automation была куплена [[Cadence Design Systems]]. Компания Cadence имеет права на логические симуляторы Gateway’s Verilog и Verilog-XL simulator. |
||
⚫ | Verilog был создан Phil Moorby и Prabhu Goel зимой |
||
=== Verilog-95 === |
=== Verilog-95 === |
||
Во время увеличивающейся популярности языка [[VHDL]], Cadence приняла решение добиться стандартизации языка. Cadence передала Verilog в общественное достояние. <!--into the public domain under the Open Verilog International (OVI) (now known as Accellera) organization. --> Verilog был послан в [[IEEE]] и принят как стандарт IEEE 1364—1995 (часто называемый Verilog-95). |
Во время увеличивающейся популярности языка [[VHDL]], Cadence приняла решение добиться стандартизации языка. Cadence передала Verilog в общественное достояние. <!--into the public domain under the Open Verilog International (OVI) (now known as Accellera) organization. --> Verilog был послан в [[IEEE]] и принят как стандарт IEEE 1364—1995 (часто называемый Verilog-95). |
||
<!-- In the same time frame Cadence initiated the creation of Verilog-A to put standards support behind its analog simulator Spectre. Verilog-A was never intended to be a standalone language and is a subset of Verilog-AMS which encompassed Verilog-95.--> |
<!-- In the same time frame Cadence initiated the creation of Verilog-A to put standards support behind its analog simulator Spectre. Verilog-A was never intended to be a standalone language and is a subset of Verilog-AMS which encompassed Verilog-95.--> |
||
Строка 47: | Строка 43: | ||
Verilog-2001 является значительно обновленным по сравнению с Verilog-95. Во-первых, он добавил поддержку знаковых переменных <!-- and nets-->(в формате [[Дополнительный код (представление числа)|дополнительного кода]]). Прежде авторам кода приходилось реализовывать знаковые операции с использованием большого количества битовых логических операций. <!--манипуляций (for example, the carry-out bit of a simple 8-bit addition required an explicit description of the boolean-algebra to determine its correct value.)--> Та же функциональность на Verilog-2001 описывается встроенными операторами языка: ''+'', ''-'', ''/'', ''*'', ''>>>'' <!-- Конструкция generate/endgenerate (похожая на одноименную конструкцию языка VHDL) позволяет контролировать to control instance and statement instantiation through normal decision-operators (case/if/else). Using generate/endgenerate, Verilog-2001 can instantiate an array of instances, with control over the connectivity of the individual instances. --> Был улучшен файловый ввод-вывод. Для улучшения читаемости кодов был немного изменен синтаксис, например ''always @*'', переопределение именованных параметров, объявление заголовков функций, задач и модулей в стиле Си. |
Verilog-2001 является значительно обновленным по сравнению с Verilog-95. Во-первых, он добавил поддержку знаковых переменных <!-- and nets-->(в формате [[Дополнительный код (представление числа)|дополнительного кода]]). Прежде авторам кода приходилось реализовывать знаковые операции с использованием большого количества битовых логических операций. <!--манипуляций (for example, the carry-out bit of a simple 8-bit addition required an explicit description of the boolean-algebra to determine its correct value.)--> Та же функциональность на Verilog-2001 описывается встроенными операторами языка: ''+'', ''-'', ''/'', ''*'', ''>>>'' <!-- Конструкция generate/endgenerate (похожая на одноименную конструкцию языка VHDL) позволяет контролировать to control instance and statement instantiation through normal decision-operators (case/if/else). Using generate/endgenerate, Verilog-2001 can instantiate an array of instances, with control over the connectivity of the individual instances. --> Был улучшен файловый ввод-вывод. Для улучшения читаемости кодов был немного изменен синтаксис, например ''always @*'', переопределение именованных параметров, объявление заголовков функций, задач и модулей в стиле Си. |
||
Verilog-2001 является самым часто используемым диалектом языка и поддерживается в большинстве коммерческих [[САПР]] для электроники (см. [[EDA]]). |
Verilog-2001 является самым часто используемым диалектом языка и поддерживается в большинстве коммерческих [[САПР]] для электроники (см. [[Автоматизация проектирования электроники|EDA]]). |
||
=== Verilog 2005 === |
=== Verilog 2005 === |
||
Verilog 2005 (стандарт IEEE 1364—2005) добавил небольшие исправления, уточнения спецификаций и несколько новых синтаксических конструкций, например, ключевое слово ''uwire''. |
Verilog 2005 (стандарт IEEE 1364—2005) добавил небольшие исправления, уточнения спецификаций и несколько новых синтаксических конструкций, например, ключевое слово ''uwire''. |
||
Строка 59: | Строка 54: | ||
SystemVerilog является надмножеством Verilog-2005, с многими новыми возможностями для верификации и моделирования разработок<!--design-verification and design-modeling.-->. |
SystemVerilog является надмножеством Verilog-2005, с многими новыми возможностями для верификации и моделирования разработок<!--design-verification and design-modeling.-->. |
||
<!-- |
<!-- |
||
The advent of High Level Verification languages such as OpenVera, and Verisity’s E language encouraged the development of Superlog by Co-Design Automation Inc. Co-Design Automation Inc was later purchased by Synopsys. The foundations of Superlog and Vera were donated to Accellera, which later became the IEEE standard P1800-2005: SystemVerilog.--> |
The advent of High Level Verification languages such as OpenVera, and Verisity’s E language encouraged the development of Superlog by Co-Design Automation Inc. Co-Design Automation Inc was later purchased by Synopsys. The foundations of Superlog and Vera were donated to Accellera, which later became the IEEE standard P1800-2005: SystemVerilog.--> |
||
== Пример == |
== Пример == |
||
[[Программа Hello, world!]] (не является синтезируемой) |
[[Программа Hello, world!]] (не является синтезируемой) |
||
<source lang="verilog"> |
<source lang="verilog"> |
||
Строка 97: | Строка 91: | ||
</source> |
</source> |
||
== |
== Стандарты == |
||
* IEEE Std 1364-1995 - первый стандарт |
|||
''IEEE Std 1364—2001'' — стандарт на Verilog 2001 |
* [https://inst.eecs.berkeley.edu/~cs150/fa06/Labs/verilog-ieee.pdf ''IEEE Std 1364—2001''] — стандарт на Verilog 2001 |
||
* IEEE 1364-2005 - обновленный стандарт |
|||
* [https://web.archive.org/web/20160918081811/http://www.cse.hcmut.edu.vn/~cuongpham/Verilog/SystemVerilog%20IEEE%20Std%201800-2005.pdf IEEE 1800-2005], IEEE 1800-2012] - IEEE Standard for SystemVerilog |
|||
* [http://www.verilog.com/IEEEVerilog.html IEEE P1364] — рабочая группа 1364 — бывший разработчик Verilog. |
* [http://www.verilog.com/IEEEVerilog.html IEEE P1364] — рабочая группа 1364 — бывший разработчик Verilog. |
||
* [http://www.eda.org/sv-ieee1800/ IEEE P1800] — рабочая группа 1800 — разработчик SystemVerilog и преемник рабочей группы 1364. |
* [http://www.eda.org/sv-ieee1800/ IEEE P1800] — рабочая группа 1800 — разработчик SystemVerilog и преемник рабочей группы 1364. |
||
== Конструкции языка == |
== Конструкции языка == |
||
=== Типы данных === |
=== Типы данных === |
||
Verilog содержит два базовых типа данных: '''wire''' и '''reg'''. Оба эти типа могут принимать 4 возможныe значения при симуляции Verilog программы: |
Verilog содержит два базовых типа данных: '''wire''' и '''reg'''. Оба эти типа могут принимать 4 возможныe значения при симуляции Verilog программы: |
||
Строка 109: | Строка 105: | ||
* 1 |
* 1 |
||
* Х — «неизвестное значение». Это значение используется только для симуляции, в реальной аппаратуре будет 0 или 1. |
* Х — «неизвестное значение». Это значение используется только для симуляции, в реальной аппаратуре будет 0 или 1. |
||
* Z — « |
* Z — «[[Высокоимпедансное состояние|состояние высокого сопротивления]]», то есть отсутствие сигнала. |
||
Тип ''wire'' используется для описания цепей, ''reg'' для регистров и переменных. Оба эти типа могут также быть использованы при описании |
Тип ''wire'' используется для описания цепей, ''reg'' для регистров и переменных. Оба эти типа могут также быть использованы при описании многобитовых данных: |
||
<source lang="verilog"> |
<source lang="verilog"> |
||
Строка 127: | Строка 123: | ||
</source> |
</source> |
||
Кроме этого Verilog содержит еще следующие типы данных: |
Кроме этого, Verilog содержит еще следующие типы данных: |
||
* '''integer''' — то же самое что «reg[31:0]» |
* '''integer''' — то же самое, что «reg[31:0]», при этом в операциях учитывается знак (старший бит) |
||
* '''real''' |
* '''real''' |
||
* '''time''' |
* '''time''' |
||
Строка 136: | Строка 132: | ||
Verilog содержит два вида блоков, которые могут производить вычисления: «initial»-блок и «always»-блок. |
Verilog содержит два вида блоков, которые могут производить вычисления: «initial»-блок и «always»-блок. |
||
«initial»-блок определяет какие действия должны быть сделаны при старте программы. Этот блок не является |
«initial»-блок определяет, какие действия должны быть сделаны при старте программы. Этот блок не является синтезируемым и обычно используется для тестирования. Например: |
||
<source lang="verilog"> |
<source lang="verilog"> |
||
Строка 152: | Строка 148: | ||
in2 = 20; |
in2 = 20; |
||
// Подождать пока результат будет готов. |
// Подождать, пока результат будет готов. |
||
#10; |
#10; |
||
Строка 163: | Строка 159: | ||
</source> |
</source> |
||
Программа может содержать несколько «initial»-блоков, все |
Программа может содержать несколько «initial»-блоков, все они исполняются параллельно. |
||
=== Операторы === |
=== Операторы === |
||
{| class=wikitable |
{| class=wikitable |
||
|- |
|- |
||
Строка 247: | Строка 242: | ||
== Список приложений, поддерживающих Verilog == |
== Список приложений, поддерживающих Verilog == |
||
<!-- это в перспективе — в отдельную статью, как у американцев -->* [http://www.altera.com Quartus II] среда моделирования и отладки; работает как минимум под [[Windows]]. |
<!-- это в перспективе — в отдельную статью, как у американцев -->* [http://www.altera.com Quartus II] — среда моделирования и отладки; работает, как минимум, под [[Windows]]. |
||
* [[Icarus Verilog]] — [[открытое программное обеспечение|open source]] |
* [[Icarus Verilog]] — [[открытое программное обеспечение|open source]] — приложение для моделирования и синтеза. Работает под [[Linux]], [[Windows]], [[Mac OS X]], [[FreeBSD]] и др. [http://iverilog.icarus.com/ страница проекта] |
||
* [http://www.synopsys.com/products/simulation/simulation.html VCS] среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
* [https://web.archive.org/web/20060423195805/http://www.synopsys.com/products/simulation/simulation.html VCS] — среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
||
* [http://www.logicsim.com LogicSim] среда моделирования и отладки, работает под [[Windows]]. |
* [http://www.logicsim.com LogicSim] — среда моделирования и отладки, работает под [[Windows]]. |
||
* [http://www.cadence.com Incisive HDL] среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
* [http://www.cadence.com Incisive HDL] — среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
||
* [http://www.model.com ModelSim] среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
* [http://www.model.com ModelSim] — среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
||
* [http://www.sugawara-systems.com Veritak] редактор, интегрированный компилятор/симулятор, транслятор с VHDL в Verilog, работает под управлением [[Windows]]. |
* [http://www.sugawara-systems.com Veritak] — редактор, интегрированный компилятор/симулятор, транслятор с VHDL в Verilog, работает под управлением [[Windows]]. |
||
* [http://www.veripool.com/verilator.html Verilator] open-source высокопроизводительный компилятор Verilog. |
* [http://www.veripool.com/verilator.html Verilator] — open-source высокопроизводительный компилятор Verilog. |
||
* [http://www.veripool.com/verilog-perl.html Verilog-Perl] набор Perl-модулей для предобработки и построения других инструментов. |
* [http://www.veripool.com/verilog-perl.html Verilog-Perl] — набор Perl-модулей для предобработки и построения других инструментов. |
||
* [https://github.com/amromanov/vmodel vmodel] open-source средство для моделирования Verilog в MATLAB, основанное на Verilator. |
* [https://github.com/amromanov/vmodel vmodel] — open-source средство для моделирования Verilog в MATLAB, основанное на Verilator. |
||
* [http://www.semanticdesigns.com/Products/FrontEnds/VerilogFrontEnd.html Verilog for DMS] |
* [http://www.semanticdesigns.com/Products/FrontEnds/VerilogFrontEnd.html Verilog for DMS] — набор инструментов для реализации произвольных методов анализа и преобразования в Verilog. |
||
* [http://www.carbondesignsystems.com VSPCompiler] инструмент для компилирования синтезируемого RTL-описания в C/C++/SystemC библиотеку. |
* [http://www.carbondesignsystems.com VSPCompiler] — инструмент для компилирования синтезируемого RTL-описания в C/C++/SystemC библиотеку. |
||
* [http://www.tenison.com VTOC] инструмент для компилирования синтезируемого RTL-описания в C++/SystemC библиотеку. |
* [https://web.archive.org/web/20080719130532/http://www.tenison.com/ VTOC] — инструмент для компилирования синтезируемого RTL-описания в C++/SystemC библиотеку. |
||
* [http://www.iss-us.com/wavevcd/ Wave VCD Viewer] программа для просмотра VCD-файлов. Verilog-симулятор может порождать [[Value Change Dump|VCD]]-файл, содержащий результаты моделирования. Wave VCD Viewer позволяет разработчику видеть результаты моделирования в виде временных диаграмм. Программа работает под управлением [[Windows]]. |
* [http://www.iss-us.com/wavevcd/ Wave VCD Viewer] — программа для просмотра VCD-файлов. Verilog-симулятор может порождать [[Value Change Dump|VCD]]-файл, содержащий результаты моделирования. Wave VCD Viewer позволяет разработчику видеть результаты моделирования в виде временных диаграмм. Программа работает под управлением [[Windows]]. |
||
* [http://gtkwave.sourceforge.net/ GTKWave] open-source программа для просмотра временных диаграмм, которая среди прочего позволяет просматривать VCD-файлы. |
* [http://gtkwave.sourceforge.net/ GTKWave] — open-source программа для просмотра временных диаграмм, которая среди прочего позволяет просматривать VCD-файлы. |
||
* [http://dvteclipse.com/ Design and Verification Tools (DVT)] IDE для SystemVerilog, Verilog, и VHDL на основе [[Eclipse (среда разработки)|Eclipse]]. |
* [http://dvteclipse.com/ Design and Verification Tools (DVT)] — IDE для SystemVerilog, Verilog, и VHDL на основе [[Eclipse (среда разработки)|Eclipse]]. |
||
* [[TkGate]] — средство моделирования и симуляции, основанное на Verilog. |
* [[TkGate]] — средство моделирования и симуляции, основанное на Verilog. |
||
Строка 282: | Строка 277: | ||
== Литература == |
== Литература == |
||
* ''Соловьев В. В. '' Основы языка проектирования цифровой аппаратуры Verilog. — М.: Горячая линия — Телеком, 2014. — 208 с. — ISBN 978-5-9912-0353-1. |
* ''Соловьев В. В. '' Основы языка проектирования цифровой аппаратуры Verilog. — М.: Горячая линия — Телеком, 2014. — 208 с. — ISBN 978-5-9912-0353-1. |
||
== Примечания == |
|||
{{примечания}} |
|||
== Ссылки == |
== Ссылки == |
||
* [http://www.allhdl.ru/verilog.php VerilogHDL — язык проектирования аппаратуры] |
|||
* [http://fpga.in.ua/student-works/sozdanie-reusable-code-na-verilog.html Reusable-code на Verilog] — применение принципа повторного использования кода применительно к языку программирования Verilog. |
* [http://fpga.in.ua/student-works/sozdanie-reusable-code-na-verilog.html Reusable-code на Verilog] {{Wayback|url=http://fpga.in.ua/student-works/sozdanie-reusable-code-na-verilog.html |date=20140714210250 }} — применение принципа повторного использования кода применительно к языку программирования Verilog. fpga.in.ua |
||
* [http://www.opennet.ru/opennews/art.shtml?num=40365 Симулятор Verilog от Tachyon DA] — Компания Tachyon DA открыла код полноценного симулятора Verilog |
* [http://www.opennet.ru/opennews/art.shtml?num=40365 Симулятор Verilog от Tachyon DA] — Компания Tachyon DA открыла код полноценного симулятора Verilog |
||
Текущая версия от 18:10, 25 июля 2024
Verilog | |
---|---|
Класс языка | Язык описания аппаратуры |
Появился в | 1983-1984 |
Автор | Phil Moorby, Prabhu Goel |
Расширение файлов | .v |
Выпуск |
|
Испытал влияние | Си, Паскаль[2] и Ада[2] |
Verilog, Verilog HDL (англ. Verilog Hardware Description Language) — это язык описания аппаратуры, используемый для описания и моделирования электронных систем. Verilog HDL, не следует путать с VHDL (конкурирующий язык), наиболее часто используется в проектировании, верификации и реализации (например, в виде СБИС) аналоговых, цифровых и смешанных электронных систем на различных уровнях абстракции.
Разработчики Verilog сделали его синтаксис очень похожим на синтаксис языка C, что упрощает его освоение. Verilog имеет препроцессор, очень похожий на препроцессор языка C, и основные управляющие конструкции «if», «while» также подобны одноимённым конструкциям языка C. Соглашения по форматированию вывода также очень похожи (см. printf).
Описание аппаратуры, написанное на языке Verilog (как и на других HDL-языках) принято называть программами, но в отличие от общепринятого понятия программы как последовательности инструкций, здесь программа задает структуру системы. Также для языка Verilog не применим термин «выполнение программы».
Обзор
[править | править код]Существует подмножество инструкций языка Verilog, называемое синтезируемым. Модули, которые написаны на этом подмножестве, называют RTL (англ. register transfer level — Уровень регистровых передач). Они могут быть физически реализованы с использованием САПР синтеза. Данные САПР по определенным алгоритмам преобразуют абстрактный исходный код на Verilog в netlist — логически эквивалентное описание, состоящее из элементарных логических примитивов (например, AND, OR, NOT, триггеры), которые доступны в выбранной технологии производства СБИС или программирования БМК и ПЛИС. Дальнейшая обработка netlist в конечном итоге порождает фотошаблоны для литографии или прошивку для FPGA.
История
[править | править код]Создание
[править | править код]Verilog был создан Филом Мурби (Phil Moorby) и Прабху Гоэлем (Prabhu Goel) зимой 1983–1984 годов в фирме Automated Integrated Design Systems (с 1985 года Gateway Design Automation) как язык моделирования аппаратуры. В 1990 году Gateway Design Automation была куплена Cadence Design Systems. Компания Cadence имеет права на логические симуляторы Gateway’s Verilog и Verilog-XL simulator.
Verilog-95
[править | править код]Во время увеличивающейся популярности языка VHDL, Cadence приняла решение добиться стандартизации языка. Cadence передала Verilog в общественное достояние. Verilog был послан в IEEE и принят как стандарт IEEE 1364—1995 (часто называемый Verilog-95).
Verilog 2001
[править | править код]Дополнения к языку Verilog-95 были приняты как IEEE 1364—2001 (или Verilog-2001).
Verilog-2001 является значительно обновленным по сравнению с Verilog-95. Во-первых, он добавил поддержку знаковых переменных (в формате дополнительного кода). Прежде авторам кода приходилось реализовывать знаковые операции с использованием большого количества битовых логических операций. Та же функциональность на Verilog-2001 описывается встроенными операторами языка: +, -, /, *, >>> Был улучшен файловый ввод-вывод. Для улучшения читаемости кодов был немного изменен синтаксис, например always @*, переопределение именованных параметров, объявление заголовков функций, задач и модулей в стиле Си.
Verilog-2001 является самым часто используемым диалектом языка и поддерживается в большинстве коммерческих САПР для электроники (см. EDA).
Verilog 2005
[править | править код]Verilog 2005 (стандарт IEEE 1364—2005) добавил небольшие исправления, уточнения спецификаций и несколько новых синтаксических конструкций, например, ключевое слово uwire.
Отдельная от стандарта часть, Verilog-AMS, позволяет моделировать аналоговые и аналого-цифровые устройства.
SystemVerilog
[править | править код]SystemVerilog является надмножеством Verilog-2005, с многими новыми возможностями для верификации и моделирования разработок.
Пример
[править | править код]Программа Hello, world! (не является синтезируемой)
module main;
initial
begin
$display("Hello world!");
$finish;
end
endmodule
Verilog 2001 описание: два простых последовательно соединённых триггера:
module toplevel
(input clock,
input reset,
input d,
output reg flop2
);
reg flop1;
always @ (posedge reset, posedge clock)
if (reset)
{flop1,flop2} <= 2'b00;
else
begin
flop1 <= d;
flop2 <= flop1;
end
endmodule //toplevel
Стандарты
[править | править код]- IEEE Std 1364-1995 - первый стандарт
- IEEE Std 1364—2001 — стандарт на Verilog 2001
- IEEE 1364-2005 - обновленный стандарт
- IEEE 1800-2005, IEEE 1800-2012] - IEEE Standard for SystemVerilog
- IEEE P1364 — рабочая группа 1364 — бывший разработчик Verilog.
- IEEE P1800 — рабочая группа 1800 — разработчик SystemVerilog и преемник рабочей группы 1364.
Конструкции языка
[править | править код]Типы данных
[править | править код]Verilog содержит два базовых типа данных: wire и reg. Оба эти типа могут принимать 4 возможныe значения при симуляции Verilog программы:
- 0
- 1
- Х — «неизвестное значение». Это значение используется только для симуляции, в реальной аппаратуре будет 0 или 1.
- Z — «состояние высокого сопротивления», то есть отсутствие сигнала.
Тип wire используется для описания цепей, reg для регистров и переменных. Оба эти типа могут также быть использованы при описании многобитовых данных:
wire w1;
wire[31:0] bus; // 32-битовая шина
reg r1;
reg[7:0] bitvector; // 8-битовый регистр
Переменные типа reg имеют начальное значение 'X'. Цепи передают значения между регистрами. Если цепь не присоединена ни к какому регистру, она будет иметь значение 'Z'.
Verilog также содержит массивы, которые позволяют моделировать память:
reg[31:0] memory[0:1023]; // 1024 словa памяти, каждое слово содержит 32 бита.
Кроме этого, Verilog содержит еще следующие типы данных:
- integer — то же самое, что «reg[31:0]», при этом в операциях учитывается знак (старший бит)
- real
- time
- realtime
Initial и Always
[править | править код]Verilog содержит два вида блоков, которые могут производить вычисления: «initial»-блок и «always»-блок.
«initial»-блок определяет, какие действия должны быть сделаны при старте программы. Этот блок не является синтезируемым и обычно используется для тестирования. Например:
module testbench;
reg clock;
reg[31:0] in1, in2;
reg[63:0] out;
// Тестируемый модуль
multiplier mult(clock, in1, in2, out);
initial begin
// Тестовые данные.
in1 = 4;
in2 = 20;
// Подождать, пока результат будет готов.
#10;
// Вывести результат вычислений.
$display("result=%d", out);
$finish();
end
endmodule
Программа может содержать несколько «initial»-блоков, все они исполняются параллельно.
Операторы
[править | править код]Тип | Символы | Выполняемая операция |
---|---|---|
Побитовые | ~ | Инверсия |
& | Побитовое AND | |
| | Побитовое OR | |
^ | Побитовое XOR | |
~^ или ^~ | Побитовое XNOR (EQU) | |
Логические | ! | NOT |
&& | AND | |
|| | OR | |
Редукция | & | Редуцированное AND |
~& | Редуцированное NAND | |
| | Редуцированное OR | |
~| | Редуцированное NOR | |
^ | Редуцированное XOR | |
~^ или ^~ | Редуцированное XNOR | |
Арифметические | + | Сложение |
- | Вычитание | |
- | 2’s complement | |
* | Умножение | |
/ | Деление | |
** | Экспонента (*Verilog-2001) | |
Отношение | > | Больше |
< | Меньше | |
>= | Больше либо равно | |
<= | Меньше либо равно | |
== | Логическое равенство | |
!= | Логическое неравно | |
=== | 4-state логическое равенство | |
!== | 4-state логическое неравно | |
Сдвиг | >> | Логический сдвиг вправо |
<< | Логический сдвиг влево | |
>>> | Арифметический сдвиг вправо (*Verilog-2001) | |
<<< | Арифметический сдвиг влево (*Verilog-2001) | |
Сцепление | { , } | Сцепление |
Копирование | {n{m}} | Копирует m значение n раз |
Условие | ? : | Условие |
Открытое аппаратное обеспечение, использующее Verilog
[править | править код]На языке Verilog созданы описания открытых микропроцессоров OpenSPARC T1, T2, S1 Core и OpenRISC. Их исходный код доступен под лицензиями LGPL и GPL.
Список приложений, поддерживающих Verilog
[править | править код]- Quartus II — среда моделирования и отладки; работает, как минимум, под Windows.
- Icarus Verilog — open source — приложение для моделирования и синтеза. Работает под Linux, Windows, Mac OS X, FreeBSD и др. страница проекта
- VCS — среда моделирования и отладки; работает как под Unix, так и под Windows.
- LogicSim — среда моделирования и отладки, работает под Windows.
- Incisive HDL — среда моделирования и отладки; работает как под Unix, так и под Windows.
- ModelSim — среда моделирования и отладки; работает как под Unix, так и под Windows.
- Veritak — редактор, интегрированный компилятор/симулятор, транслятор с VHDL в Verilog, работает под управлением Windows.
- Verilator — open-source высокопроизводительный компилятор Verilog.
- Verilog-Perl — набор Perl-модулей для предобработки и построения других инструментов.
- vmodel — open-source средство для моделирования Verilog в MATLAB, основанное на Verilator.
- Verilog for DMS — набор инструментов для реализации произвольных методов анализа и преобразования в Verilog.
- VSPCompiler — инструмент для компилирования синтезируемого RTL-описания в C/C++/SystemC библиотеку.
- VTOC — инструмент для компилирования синтезируемого RTL-описания в C++/SystemC библиотеку.
- Wave VCD Viewer — программа для просмотра VCD-файлов. Verilog-симулятор может порождать VCD-файл, содержащий результаты моделирования. Wave VCD Viewer позволяет разработчику видеть результаты моделирования в виде временных диаграмм. Программа работает под управлением Windows.
- GTKWave — open-source программа для просмотра временных диаграмм, которая среди прочего позволяет просматривать VCD-файлы.
- Design and Verification Tools (DVT) — IDE для SystemVerilog, Verilog, и VHDL на основе Eclipse.
- TkGate — средство моделирования и симуляции, основанное на Verilog.
См. также
[править | править код]Схожие языки
[править | править код]Литература
[править | править код]- Соловьев В. В. Основы языка проектирования цифровой аппаратуры Verilog. — М.: Горячая линия — Телеком, 2014. — 208 с. — ISBN 978-5-9912-0353-1.
Примечания
[править | править код]Ссылки
[править | править код]- Reusable-code на Verilog Архивная копия от 14 июля 2014 на Wayback Machine — применение принципа повторного использования кода применительно к языку программирования Verilog. fpga.in.ua
- Симулятор Verilog от Tachyon DA — Компания Tachyon DA открыла код полноценного симулятора Verilog