Cadence Design Systems: различия между версиями

Материал из Википедии — свободной энциклопедии
Перейти к навигации Перейти к поиску
[отпатрулированная версия][непроверенная версия]
Содержимое удалено Содержимое добавлено
м Разрешение значений с помощью бота: Штаб-квартира — изменение ссылок на Штаб-квартира организации
Преамбула: обновление
 
(не показано 8 промежуточных версий 7 участников)
Строка 1: Строка 1:
{{карточка компании
{{карточка компании
|название = Cadence Design Systems
|название = Cadence Design Systems
|тип = [[Публичная компания]]
|логотип = Cadence Logo.svg
|тип = [[Публичная компания]]
|листинг на бирже =
|основана = 1988
|расположение = {{Флаг США}} [[Сан-Хосе (Калифорния)|Сан-Хосе]], [[США]]
|ключевые фигуры = {{нп3|Тан, Лип-Бу|Лип-Бу Тан|en|Lip-Bu Tan}} ([[CEO]])
|ключевые фигуры = {{нп3|Тан, Лип-Бу|Лип-Бу Тан|en|Lip-Bu Tan}} ([[CEO]])
|отрасль = [[Программное обеспечение]]
|отрасль = [[Программное обеспечение]]
|продукция =
|продукция =
|оборот = {{рост}}[[Символ доллара|$]]1,3 млрд (2012 год)
|оборот = {{рост}}4,09 млрд [[Символ доллара|$]] (2023 год)<ref>{{cite web|url=https://www.sec.gov/ix?doc=/Archives/edgar/data/813672/000081367224000034/cdns-20231231.htm|title=FORM 10-K|publisher=SEK|accessdate=2024-07-28}}</ref>
|операционная прибыль = {{рост}}[[Символ доллара|$]]440 млн (2012)
|операционная прибыль = {{рост}}1,23 млрд [[Символ доллара|$]] (2023)
|чистая прибыль =
|чистая прибыль =1,04 млрд [[Символ доллара|$]] (2023)
| активы = 5,67 млрд [[Символ доллара|$]] (2023)
|число сотрудников = 4400 (2010) <ref>[http://www.cadence.com/company/index.aspx Cadence Company Overview] {{недоступная ссылка|число=10|месяц=08|год=2013|url=http://www.cadence.com/company/index.aspx|id=20100624}}</ref>
| капитализация =3,4 млрд [[Символ доллара|$]] (2023)
|сайт = [http://www.cadence.com/ www.cadence.com]
|число сотрудников = 4400 (2010) <ref>{{Cite web|url=http://www.cadence.com/company/index.aspx|title=Cadence Company Overview|archiveurl=https://web.archive.org/web/20080516024521/http://www.cadence.com/company/index.aspx|archivedate=2008-05-16|lang=en}}</ref>
}}
}}
'''Cadence Design Systems, Inc''' ({{Nasdaq|CDNS}}) — компания, занимающаяся разработкой программного обеспечения для [[Автоматизация проектирования электроники|автоматизации проектирования электронных устройств]] ({{lang-en|EDA}}) и предоставлением инженерных услуг. Основана в 1988 году в результате объединения компаний [[SDA Systems]] и [[ECAD]]. В течение многих лет была крупнейшей компанией в EDA индустрии. Название произносится с ударением на первый слог.
'''Cádence Design Systems, Inc''' ({{Nasdaq|CDNS}}) — компания, занимающаяся разработкой программного обеспечения для [[Автоматизация проектирования электроники|автоматизации проектирования электронных устройств]] ({{lang-en|EDA}}) и предоставлением инженерных услуг. Основана в 1988 году в результате объединения компаний SDA Systems и [[ECAD]]. В течение многих лет была крупнейшей компанией в EDA индустрии.


[[Штаб-квартира организации|Штаб-квартира]] Cadence находится в [[Сан-Хосе (Калифорния)|Сан-Хосе]], [[Калифорния]]. Компания является одним из крупнейших поставщиков технологий проектирования электронных устройств и инженерных услуг в EDA индустрии. Основным продуктом компании является программное обеспечение для проектирования микросхем<ref>[https://www.nytimes.com/2007/02/26/technology/26chip.html Design on Diagonal Path in Pursuit of a Faster Chip], John Markoff, ''[[New York Times]]'', February 26, 2007</ref> и [[печатная плата|печатных плат]].<ref>Cadence Acquires Software Company, New York Times, April 11, 1990. Article describes Cadence acquiring a printed circuit design software company.</ref>
[[Штаб-квартира организации|Штаб-квартира]] Cadence находится в [[Сан-Хосе (Калифорния)|Сан-Хосе]], [[Калифорния]]. Компания является одним из крупнейших поставщиков технологий проектирования электронных устройств и инженерных услуг в EDA индустрии. Основным продуктом компании является программное обеспечение для проектирования микросхем<ref>[https://www.nytimes.com/2007/02/26/technology/26chip.html Design on Diagonal Path in Pursuit of a Faster Chip] {{Wayback|url=https://www.nytimes.com/2007/02/26/technology/26chip.html |date=20171026054436 }}, John Markoff, ''[[New York Times]]'', February 26, 2007</ref> и [[печатная плата|печатных плат]]<ref>Cadence Acquires Software Company, New York Times, April 11, 1990. Article describes Cadence acquiring a printed circuit design software company</ref>.


В Cadence работает примерно 5000 сотрудников и на 2008 год доходы компании составили $1,04 млрд. В ноябре 2007 года Cadence была включена журналом [[San Jose Magazine]] в список 50 лучших работодателей в [[Кремниевая долина|Кремниевой долине]].
В Cadence работает примерно 5000 сотрудников и на 2008 год доходы компании составили 1,04 млрд $. В ноябре 2007 года Cadence была включена журналом San Jose Magazine в список 50 лучших работодателей в [[Кремниевая долина|Кремниевой долине]].


В январе 2009 года было объявлено о назначении {{нп3|Тан, Лип-Бу|Лип-Бу Тана|en|Lip-Bu Tan}} президентом и [[CEO]] компании. Тан до этого занимал должность CEO в компании [[Walden International]]. Он входил в совет директоров Cadence с 2004 года.
В январе 2009 года было объявлено о назначении {{нп5|Тан, Лип-Бу|Лип-Бу Тана|en|Lip-Bu Tan}} президентом и [[CEO]] компании. Тан до этого занимал должность CEO в компании Walden International. Он входил в совет директоров Cadence с 2004 года.


== Основные продукты ==
== Основные продукты ==
Строка 27: Строка 24:


* Virtuoso Platform — инструменты для проектирования [[интегральная схема|интегральных схем]]<ref>[http://ece-www.colorado.edu/~ecen5007/software.html Course description from University of Colorado] {{webarchive|url=https://web.archive.org/web/20070624084120/http://ece-www.colorado.edu/~ecen5007/software.html |date=2007-06-24 }}</ref>; в него входит структурное представление, поведенческое моделирование ([[Verilog-AMS]]), симуляция схемы, полный макет, физическая верификация. Используется, в основном, для проектирования аналоговых схем, но так же используется для проектирования памяти и [[FPGA]].
* Virtuoso Platform — инструменты для проектирования [[интегральная схема|интегральных схем]]<ref>[http://ece-www.colorado.edu/~ecen5007/software.html Course description from University of Colorado] {{webarchive|url=https://web.archive.org/web/20070624084120/http://ece-www.colorado.edu/~ecen5007/software.html |date=2007-06-24 }}</ref>; в него входит структурное представление, поведенческое моделирование ([[Verilog-AMS]]), симуляция схемы, полный макет, физическая верификация. Используется, в основном, для проектирования аналоговых схем, но так же используется для проектирования памяти и [[FPGA]].
* Genus Platform — инструменты для проектирования цифровых интегральных схем. Сюда входит проектирование, тестирование и синтез.<ref>[http://csg.csail.mit.edu/6.375/6_375_2006_www/handouts/tutorials/tut5-enc.pdf Tutorial from MIT course]</ref>.
* Genus Platform — инструменты для проектирования, тестирования и синтеза цифровых интегральных схем<ref>{{Cite web |url=http://csg.csail.mit.edu/6.375/6_375_2006_www/handouts/tutorials/tut5-enc.pdf |title=Tutorial from MIT course |access-date=2010-06-24 |archive-date=2008-05-27 |archive-url=https://web.archive.org/web/20080527225115/http://csg.csail.mit.edu/6.375/6_375_2006_www/handouts/tutorials/tut5-enc.pdf |deadlink=no }}</ref>.
* Xcelium Platform — инструменты для симуляции, функциональной верификации RTL, включая модели, основанные на [[Verilog]], [[VHDL]] и [[SystemC]]. Сюда входит формальная верификация, проверка формальной эквиваленции и эмуляция<ref>{{cite web|title=UNIX Software and CAD tools|url=http://www.doe.carleton.ca/facilities/computer_help/internal/software.php|publisher=Carleton University|archiveurl=https://www.webcitation.org/67JkqlrQt?url=http://www.doe.carleton.ca/facilities/computer_help/internal/software.php|archivedate=2012-04-30|deadurl=yes}}</ref>.
* Xcelium Platform — инструменты для симуляции, функциональной верификации RTL, включая модели, основанные на [[Verilog]], [[VHDL]] и [[SystemC]]. Сюда входит формальная верификация, проверка формальной эквиваленции и эмуляция<ref name=autogenerated1>{{cite web|title=UNIX Software and CAD tools|url=http://www.doe.carleton.ca/facilities/computer_help/internal/software.php|publisher=Carleton University|archiveurl=https://www.webcitation.org/67JkqlrQt?url=http://www.doe.carleton.ca/facilities/computer_help/internal/software.php|archivedate=2012-04-30|deadurl=yes}}</ref>.
* [http://www.cadence.com/products/fv/verification_ip/pages/default.aspx Verification IP] {{Wayback|url=http://www.cadence.com/products/fv/verification_ip/pages/default.aspx |date=20100522200302 }} {{недоступная ссылка|число=10|месяц=08|год=2013|url=http://www.cadence.com/products/fv/verification_ip/pages/default.aspx|id=20100624}}
* Verification IP<ref>{{Cite web|url=http://www.cadence.com/products/fv/verification_ip/pages/default.aspx|title=Verification IP|archiveurl=https://web.archive.org/web/20100522200302/http://www.cadence.com/products/fv/verification_ip/pages/default.aspx |archivedate=2010-05-22|lang=en}}</ref>
* Allegro Platform — инструменты для совместного проектирования интегральных схем и печатных плат<ref name=autogenerated1>Ibid</ref>.
* Allegro Platform — инструменты для совместного проектирования интегральных схем и печатных плат<ref name=autogenerated1/>.
* [[OrCAD]]/[[PSpice]] — Инструменты для небольших компаний проектирования и индивидуальных разработчиков<ref name=autogenerated1 />.
* [[OrCAD]]/[[PSpice]] — Инструменты для небольших компаний проектирования и индивидуальных разработчиков<ref name=autogenerated1 />.


Строка 37: Строка 34:


== Ссылки ==
== Ссылки ==
* http://www.cadence.com
* [https://www.hpcwire.com/off-the-wire/imec-cadence-tape-industrys-first-3nm-test-chip/ Imec and Cadence Tape Out Industry’s First 3nm Test Chip]
* [https://www.hpcwire.com/off-the-wire/imec-cadence-tape-industrys-first-3nm-test-chip/ Imec and Cadence Tape Out Industry’s First 3nm Test Chip]


Строка 43: Строка 39:


[[Категория:Производители программного обеспечения США]]
[[Категория:Производители программного обеспечения США]]
[[Категория:Компании, образованные в результате слияния]]
[[Категория:Компании, входящие в индекс NASDAQ-100]]

Текущая версия от 15:30, 28 июля 2024

Cadence Design Systems
Изображение логотипа
Тип Публичная компания
Листинг на бирже NASDAQ: CDNS[3]
Основание 1988[4]
Расположение
Ключевые фигуры Лип-Бу Тан[англ.] (CEO)
Отрасль Программное обеспечение
Оборот 4,09 млрд $ (2023 год)[1]
Операционная прибыль 1,23 млрд $ (2023)
Чистая прибыль 1,04 млрд $ (2023)
Активы 5,67 млрд $ (2023)
Капитализация 3,4 млрд $ (2023)
Число сотрудников 4400 (2010) [2]
Сайт cadence.com (англ.)
Логотип Викисклада Медиафайлы на Викискладе

Cádence Design Systems, Inc (NASDAQ: CDNS) — компания, занимающаяся разработкой программного обеспечения для автоматизации проектирования электронных устройств (англ. EDA) и предоставлением инженерных услуг. Основана в 1988 году в результате объединения компаний SDA Systems и ECAD. В течение многих лет была крупнейшей компанией в EDA индустрии.

Штаб-квартира Cadence находится в Сан-Хосе, Калифорния. Компания является одним из крупнейших поставщиков технологий проектирования электронных устройств и инженерных услуг в EDA индустрии. Основным продуктом компании является программное обеспечение для проектирования микросхем[6] и печатных плат[7].

В Cadence работает примерно 5000 сотрудников и на 2008 год доходы компании составили 1,04 млрд $. В ноябре 2007 года Cadence была включена журналом San Jose Magazine в список 50 лучших работодателей в Кремниевой долине.

В январе 2009 года было объявлено о назначении Лип-Бу Тана[англ.] президентом и CEO компании. Тан до этого занимал должность CEO в компании Walden International. Он входил в совет директоров Cadence с 2004 года.

Основные продукты

[править | править код]

Продукты Cadence нацелены на различные типы проектирования и верификации:

  • Virtuoso Platform — инструменты для проектирования интегральных схем[8]; в него входит структурное представление, поведенческое моделирование (Verilog-AMS), симуляция схемы, полный макет, физическая верификация. Используется, в основном, для проектирования аналоговых схем, но так же используется для проектирования памяти и FPGA.
  • Genus Platform — инструменты для проектирования, тестирования и синтеза цифровых интегральных схем[9].
  • Xcelium Platform — инструменты для симуляции, функциональной верификации RTL, включая модели, основанные на Verilog, VHDL и SystemC. Сюда входит формальная верификация, проверка формальной эквиваленции и эмуляция[10].
  • Verification IP[11]
  • Allegro Platform — инструменты для совместного проектирования интегральных схем и печатных плат[10].
  • OrCAD/PSpice — Инструменты для небольших компаний проектирования и индивидуальных разработчиков[10].

Примечания

[править | править код]
  1. FORM 10-K. SEK. Дата обращения: 28 июля 2024.
  2. Cadence Company Overview (англ.). Архивировано 16 мая 2008 года.
  3. Cadence Design Systems Inc. // Polygon.io
  4. ROR Data — v1.19 — 2023. — doi:10.5281/ZENODO.7644942
  5. https://www.cadence.com/en_US/home/company/contact-us.html
  6. Design on Diagonal Path in Pursuit of a Faster Chip Архивная копия от 26 октября 2017 на Wayback Machine, John Markoff, New York Times, February 26, 2007
  7. Cadence Acquires Software Company, New York Times, April 11, 1990. Article describes Cadence acquiring a printed circuit design software company
  8. Course description from University of Colorado Архивировано 24 июня 2007 года.
  9. Tutorial from MIT course. Дата обращения: 24 июня 2010. Архивировано 27 мая 2008 года.
  10. 1 2 3 UNIX Software and CAD tools. Carleton University. Архивировано из оригинала 30 апреля 2012 года.
  11. Verification IP (англ.). Архивировано 22 мая 2010 года.