Verilog: различия между версиями
[отпатрулированная версия] | [отпатрулированная версия] |
Nzeemin (обсуждение | вклад) мНет описания правки |
|||
Строка 15: | Строка 15: | ||
Разработчики Verilog сделали его синтаксис очень похожим на синтаксис [[язык программирования C|языка C]], что упрощает его освоение. Verilog имеет препроцессор, очень похожий на препроцессор языка C, и основные управляющие конструкции «if», «while» также подобны одноимённым конструкциям языка C. Соглашения по форматированию вывода также очень похожи (см. [[printf]]). |
Разработчики Verilog сделали его синтаксис очень похожим на синтаксис [[язык программирования C|языка C]], что упрощает его освоение. Verilog имеет препроцессор, очень похожий на препроцессор языка C, и основные управляющие конструкции «if», «while» также подобны одноимённым конструкциям языка C. Соглашения по форматированию вывода также очень похожи (см. [[printf]]). |
||
Следует отметить, что описание аппаратуры, написанное на языке Verilog (как и на других [[язык описания аппаратуры|HDL]]-языках) принято называть программами, но в отличие от общепринятого понятия программы как последовательности инструкций, здесь программа задает структуру системы. Так же для языка Verilog не применим термин |
Следует отметить, что описание аппаратуры, написанное на языке Verilog (как и на других [[язык описания аппаратуры|HDL]]-языках) принято называть программами, но в отличие от общепринятого понятия программы как последовательности инструкций, здесь программа задает структуру системы. Так же для языка Verilog не применим термин «выполнение программы». |
||
== Обзор == |
== Обзор == |
||
Строка 21: | Строка 21: | ||
Языки описания аппаратуры (Hardware description languages), такие как Verilog, отличаются от обычных языков программирования, поскольку включают в себя способы описания the propagation of time and signal dependencies (sensitivity). Например, существует два оператора присваивания, блокирующий (=) и неблокирующий (<=). Последний позволяет разработчику описывать изменения состояния конечного автомата (state-machine) без необходимости использования временных переменных. Поскольку такая концепция — часть семантики языка Verilog, разработчик может быстро описать большие схемы, в относительно компактной и чёткой форме. На момент создания язык Verilog позволял значительно увеличить производительность труда разработчиков схем, которым приходилось использовать графические schematic-capture, и specially-written software programs to document and simulate electronic circuits. |
Языки описания аппаратуры (Hardware description languages), такие как Verilog, отличаются от обычных языков программирования, поскольку включают в себя способы описания the propagation of time and signal dependencies (sensitivity). Например, существует два оператора присваивания, блокирующий (=) и неблокирующий (<=). Последний позволяет разработчику описывать изменения состояния конечного автомата (state-machine) без необходимости использования временных переменных. Поскольку такая концепция — часть семантики языка Verilog, разработчик может быстро описать большие схемы, в относительно компактной и чёткой форме. На момент создания язык Verilog позволял значительно увеличить производительность труда разработчиков схем, которым приходилось использовать графические schematic-capture, и specially-written software programs to document and simulate electronic circuits. |
||
Разработчики языка Verilog планировали создать язык с синтаксисом, схожим с синтаксисом языка Си, который уже широко использовался в разработке инженерного ПО. Verilog является языком, чувствительным к регистру, содержит препроцессор (более простой чем в языке Си), многие ключевые слова управления потоком управления (if, else, for, while, case, |
Разработчики языка Verilog планировали создать язык с синтаксисом, схожим с синтаксисом языка Си, который уже широко использовался в разработке инженерного ПО. Verilog является языком, чувствительным к регистру, содержит препроцессор (более простой чем в языке Си), многие ключевые слова управления потоком управления (if, else, for, while, case, …), похожие приоритеты операторов. |
||
The designers of Verilog wanted a language with syntax similar to the C programming language, which was already widely used in engineering software development. Verilog is case-sensitive, has a basic preprocessor (though less sophisticated than ANSI C/C++), and equivalent control flow keywords (if/else, for, while, case, etc.), and compatible language operators precedence. Syntactic differences include variable declaration (Verilog requires bit-widths on net/reg types), demarcation of procedural-blocks (begin/end instead of curly braces {}), and many other minor differences. |
The designers of Verilog wanted a language with syntax similar to the C programming language, which was already widely used in engineering software development. Verilog is case-sensitive, has a basic preprocessor (though less sophisticated than ANSI C/C++), and equivalent control flow keywords (if/else, for, while, case, etc.), and compatible language operators precedence. Syntactic differences include variable declaration (Verilog requires bit-widths on net/reg types), demarcation of procedural-blocks (begin/end instead of curly braces {}), and many other minor differences. |
||
Строка 102: | Строка 102: | ||
== Конструкции языка == |
== Конструкции языка == |
||
=== Типы данных === |
=== Типы данных === |
||
Verilog содержит два базовых типа данных: '''wire''' и '''reg'''. Оба эти типа могут принимать 4 возможныe значения при симуляции Verilog программы: |
Verilog содержит два базовых типа данных: '''wire''' и '''reg'''. Оба эти типа могут принимать 4 возможныe значения при симуляции Verilog программы: |
||
* 0 |
* 0 |
||
* 1 |
* 1 |
||
* Х |
* Х — «неизвестное значение». Это значение испoльзуется только для симуляции, в реальной аппаратуре будет 0 или 1. |
||
* Z |
* Z — «состояние высокого [[Электрическое сопротивление|сопротивления]]», то есть отсутствие сигнала. |
||
Тип ''wire'' используется для описания цепей, ''reg'' для регистров и переменных. Оба эти типа могут также быть использованы при описании много-битовых данных: |
Тип ''wire'' используется для описания цепей, ''reg'' для регистров и переменных. Оба эти типа могут также быть использованы при описании много-битовых данных: |
||
Строка 126: | Строка 127: | ||
Кроме этого Verilog содержит еще следующие типы данных: |
Кроме этого Verilog содержит еще следующие типы данных: |
||
* '''integer''' |
* '''integer''' — то же самое что «reg[31:0]» |
||
* '''real''' |
* '''real''' |
||
* '''time''' |
* '''time''' |
||
* '''realtime''' |
* '''realtime''' |
||
=== Initial и Always === |
=== Initial и Always === |
||
Verilog содержит два вида блоков, которые могут производить вычисления: |
Verilog содержит два вида блоков, которые могут производить вычисления: «initial»-блок и «always»-блок. |
||
«initial»-блок определяет какие действия должны быть сделаны при старте программы. Этот блок не является синтетизируемым и обычно используется для тестирования. Например: |
|||
<source lang="verilog"> |
<source lang="verilog"> |
||
Строка 161: | Строка 162: | ||
</source> |
</source> |
||
Программа может содержать несколько |
Программа может содержать несколько «initial»-блоков, все из них исполняются параллельно. |
||
=== Операторы === |
=== Операторы === |
||
Строка 179: | Строка 180: | ||
| ~^ или ^~ || Побитовое XNOR |
| ~^ или ^~ || Побитовое XNOR |
||
|- |
|- |
||
| rowspan=3|Логические |
| rowspan=3|Логические || ! || NOT |
||
|- |
|- |
||
| && || AND |
| && || AND |
||
Строка 201: | Строка 202: | ||
| - || Вычитание |
| - || Вычитание |
||
|- |
|- |
||
| - || |
| - || 2’s complement |
||
|- |
|- |
||
| * || Умножение |
| * || Умножение |
||
Строка 235: | Строка 236: | ||
| Сцепление || { , } || Сцепление |
| Сцепление || { , } || Сцепление |
||
|- |
|- |
||
| Копирование || <nowiki>{n{m}}</nowiki> |
| Копирование || <nowiki>{n{m}}</nowiki> || Копирует m значение n раз |
||
|- |
|- |
||
| Условие || ? : || Условие |
| Условие || ? : || Условие |
||
Строка 245: | Строка 246: | ||
== Список приложений, поддерживающих Verilog == |
== Список приложений, поддерживающих Verilog == |
||
<!-- это в перспективе |
<!-- это в перспективе — в отдельную статью, как у американцев --> |
||
* [[Icarus Verilog]] |
* [[Icarus Verilog]] — [[открытое программное обеспечение|open source]] приложения для моделирования и синтеза. Работает под [[Linux]], [[Windows]], [[Mac OS X]], [[FreeBSD]] и др. [http://iverilog.icarus.com/ страница проекта] |
||
* [http://www.synopsys.com/products/simulation/simulation.html VCS] среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
* [http://www.synopsys.com/products/simulation/simulation.html VCS] среда моделирования и отладки; работает как под [[Unix]], так и под [[Windows]]. |
||
* [http://www.logicsim.com LogicSim] среда моделирования и отладки, работает под [[Windows]]. |
* [http://www.logicsim.com LogicSim] среда моделирования и отладки, работает под [[Windows]]. |
||
Строка 261: | Строка 262: | ||
* [http://gtkwave.sourceforge.net/ GTKWave] open-source программа для просмотра временных диаграмм, которая среди прочего позволяет просматривать VCD-файлы. |
* [http://gtkwave.sourceforge.net/ GTKWave] open-source программа для просмотра временных диаграмм, которая среди прочего позволяет просматривать VCD-файлы. |
||
* [http://dvteclipse.com/ Design and Verification Tools (DVT)] IDE для SystemVerilog, Verilog, и VHDL на основе [[Eclipse (среда разработки)|Eclipse]]. |
* [http://dvteclipse.com/ Design and Verification Tools (DVT)] IDE для SystemVerilog, Verilog, и VHDL на основе [[Eclipse (среда разработки)|Eclipse]]. |
||
* [[TkGate]] |
* [[TkGate]] — средство моделирования и симуляции, основанное на Verilog. |
||
== См. также == |
== См. также == |
||
Строка 277: | Строка 278: | ||
* [[JHDL]] |
* [[JHDL]] |
||
== |
== Литература == |
||
* ''Соловьев В.В. |
* ''Соловьев В. В. '' Основы языка проектирования цифровой аппаратуры Verilog. — М.: Горячая линия — Телеком, 2014. — 208 с. — ISBN 978-5-9912-0353-1. |
||
== Ссылки == |
== Ссылки == |
||
* [http://www.allhdl.ru/verilog.php VerilogHDL |
* [http://www.allhdl.ru/verilog.php VerilogHDL — язык проектирования аппаратуры] |
||
* [http://fpga.in.ua/student-works/sozdanie-reusable-code-na-verilog.html Reusable-code на Verilog] — применение принципа повторного использования кода применительно к языку программирования Verilog. |
* [http://fpga.in.ua/student-works/sozdanie-reusable-code-na-verilog.html Reusable-code на Verilog] — применение принципа повторного использования кода применительно к языку программирования Verilog. |
||
* [http://www.opennet.ru/opennews/art.shtml?num=40365 Симулятор Verilog от Tachyon DA] |
* [http://www.opennet.ru/opennews/art.shtml?num=40365 Симулятор Verilog от Tachyon DA] — Компания Tachyon DA открыла код полноценного симулятора Verilog |
||
[[Категория:САПР]] |
[[Категория:САПР]] |
Версия от 12:21, 19 августа 2015
Verilog | |
---|---|
Класс языка | Язык описания аппаратуры |
Появился в | 1983-1984 |
Автор | Phil Moorby, Prabhu Goel |
Расширение файлов | .v |
Выпуск |
|
Испытал влияние | Си, Паскаль[2] и Ада[2] |
Verilog, Verilog HDL (англ. Verilog Hardware Description Language) — это язык описания аппаратуры, используемый для описания и моделирования электронных систем. Verilog HDL, не следует путать с VHDL (конкурирующий язык), наиболее часто используется в проектировании, верификации и реализации (например, в виде СБИС) аналоговых, цифровых и смешанных электронных систем на различных уровнях абстракции.
Разработчики Verilog сделали его синтаксис очень похожим на синтаксис языка C, что упрощает его освоение. Verilog имеет препроцессор, очень похожий на препроцессор языка C, и основные управляющие конструкции «if», «while» также подобны одноимённым конструкциям языка C. Соглашения по форматированию вывода также очень похожи (см. printf).
Следует отметить, что описание аппаратуры, написанное на языке Verilog (как и на других HDL-языках) принято называть программами, но в отличие от общепринятого понятия программы как последовательности инструкций, здесь программа задает структуру системы. Так же для языка Verilog не применим термин «выполнение программы».
Обзор
Существует подмножество инструкций языка Verilog, называемое синтезируемым. Модули, которые написаны на этом подмножестве, называют RTL (англ. register transfer level — Уровень регистровых передач). Они могут быть физически реализованы с использованием САПР синтеза. Данные САПР по определенным алгоритмам преобразуют абстрактный исходный код на Verilog в netlist — логически эквивалентное описание, состоящее из элементарных логических примитивов (например, AND, OR, NOT, триггеры), которые доступны в выбранной технологии производства СБИС или программирования БМК и ПЛИС. Дальнейшая обработка netlist в конечном итоге порождает фотошаблоны для литографии или прошивку для FPGA.
История
Создание
Verilog был создан Phil Moorby и Prabhu Goel зимой 1983—1984 годов в фирме Automated Integrated Design Systems (с 1985 года Gateway Design Automation) как язык моделирования аппаратуры. В 1990 году Gateway Design Automation была куплена Cadence Design Systems. Компания Cadence имеет права на логические симуляторы Gateway’s Verilog и Verilog-XL simulator.
Verilog-95
Во время увеличивающейся популярности языка VHDL, Cadence приняла решение добиться стандартизации языка. Cadence передала Verilog в общественное достояние. Verilog был послан в IEEE и принят как стандарт IEEE 1364—1995 (часто называемый Verilog-95).
Verilog 2001
Дополнения к языку Verilog-95 были приняты как IEEE 1364—2001 (или Verilog-2001).
Verilog-2001 является значительно обновленным по сравнению с Verilog-95. Во-первых, он добавил поддержку знаковых переменных (в формате дополнительного кода). Прежде авторам кода приходилось реализовывать знаковые операции с использованием большого количества битовых логических операций. Та же функциональность на Verilog-2001 описывается встроенными операторами языка: +, -, /, *, >>> Был улучшен файловый ввод-вывод. Для улучшения читаемости кодов был немного изменен синтаксис, например always @*, переопределение именованных параметров, объявление заголовков функций, задач и модулей в стиле Си.
Verilog-2001 является самым часто используемым диалектом языка и поддерживается в большинстве коммерческих САПР для электроники (см. EDA).
Verilog 2005
Verilog 2005 (стандарт IEEE 1364—2005) добавил небольшие исправления, уточнения спецификаций и несколько новых синтаксических конструкций, например, ключевое слово uwire.
Отдельная от стандарта часть, Verilog-AMS, позволяет моделировать аналоговые и аналого-цифровые устройства.
SystemVerilog
SystemVerilog является надмножеством Verilog-2005, с многими новыми возможностями для верификации и моделирования разработок.
Пример
Программа Hello, world! (не является синтезируемой)
module main;
initial
begin
$display("Hello world!");
$finish;
end
endmodule
Verilog 2001 описание: два простых последовательно соединённых триггера:
module toplevel
(input clock,
input reset,
input d,
output reg flop2
);
reg flop1;
always @ (posedge reset, posedge clock)
if (reset)
{flop1,flop2} <= 2'b00;
else
begin
flop1 <= d;
flop2 <= flop1;
end
endmodule //toplevel
Стандарт
IEEE Std 1364—2001 — стандарт на Verilog 2001
- IEEE P1364 — рабочая группа 1364 — бывший разработчик Verilog.
- IEEE P1800 — рабочая группа 1800 — разработчик SystemVerilog и преемник рабочей группы 1364.
Конструкции языка
Типы данных
Verilog содержит два базовых типа данных: wire и reg. Оба эти типа могут принимать 4 возможныe значения при симуляции Verilog программы:
- 0
- 1
- Х — «неизвестное значение». Это значение испoльзуется только для симуляции, в реальной аппаратуре будет 0 или 1.
- Z — «состояние высокого сопротивления», то есть отсутствие сигнала.
Тип wire используется для описания цепей, reg для регистров и переменных. Оба эти типа могут также быть использованы при описании много-битовых данных:
wire w1;
wire[31:0] bus; // 32-битовая шина
reg r1;
reg[7:0] bitvector; // 8-битовый регистр
Переменные типа reg имеют начальное значение 'X'. Цепи передают значения между регистрами. Если цепь не присоединена ни к какому регистру, она будет иметь значение 'Z'.
Verilog также содержит массивы, которые позволяют моделировать память:
reg[31:0] memory[0:1023]; // 1024 словa памяти, каждое слово содержит 32 бита.
Кроме этого Verilog содержит еще следующие типы данных:
- integer — то же самое что «reg[31:0]»
- real
- time
- realtime
Initial и Always
Verilog содержит два вида блоков, которые могут производить вычисления: «initial»-блок и «always»-блок.
«initial»-блок определяет какие действия должны быть сделаны при старте программы. Этот блок не является синтетизируемым и обычно используется для тестирования. Например:
module testbench;
reg clock;
reg[31:0] in1, in2;
reg[63:0] out;
// Тестируемый модуль
multiplier mult(clock, in1, in2, out);
initial begin
// Тестовые данные.
in1 = 4;
in2 = 20;
// Подождать пока результат будет готов.
#10;
// Вывести результат вычислений.
$display("result=%d", out);
$finish();
end
endmodule
Программа может содержать несколько «initial»-блоков, все из них исполняются параллельно.
Операторы
Тип | Символы | Выполняемая операция |
---|---|---|
Побитовые | ~ | Инверсия |
& | Побитовое AND | |
| | Побитовое OR | |
^ | Побитовое XOR | |
~^ или ^~ | Побитовое XNOR | |
Логические | ! | NOT |
&& | AND | |
|| | OR | |
Редукция | & | Редуцированное AND |
~& | Редуцированное NAND | |
| | Редуцированное OR | |
~| | Редуцированное NOR | |
^ | Редуцированное XOR | |
~^ или ^~ | Редуцированное XNOR | |
Арифметические | + | Сложение |
- | Вычитание | |
- | 2’s complement | |
* | Умножение | |
/ | Деление | |
** | Экспонента (*Verilog-2001) | |
Отношение | > | Больше |
< | Меньше | |
>= | Больше либо равно | |
<= | Меньше либо равно | |
== | Логическое равенство | |
!= | Логическое неравно | |
=== | 4-state логическое равенство | |
!== | 4-state логическое неравно | |
Сдвиг | >> | Логический сдвиг вправо |
<< | Логический сдвиг влево | |
>>> | Арифметический сдвиг вправо (*Verilog-2001) | |
<<< | Арифметический сдвиг влево (*Verilog-2001) | |
Сцепление | { , } | Сцепление |
Копирование | {n{m}} | Копирует m значение n раз |
Условие | ? : | Условие |
Открытое аппаратное обеспечение, использующее Verilog
На языке Verilog созданы описания открытых микропроцессоров OpenSPARC T1, T2, S1 Core и OpenRISC. Их исходный код доступен под лицензиями LGPL и GPL.
Список приложений, поддерживающих Verilog
- Icarus Verilog — open source приложения для моделирования и синтеза. Работает под Linux, Windows, Mac OS X, FreeBSD и др. страница проекта
- VCS среда моделирования и отладки; работает как под Unix, так и под Windows.
- LogicSim среда моделирования и отладки, работает под Windows.
- Incisive HDL среда моделирования и отладки; работает как под Unix, так и под Windows.
- ModelSim среда моделирования и отладки; работает как под Unix, так и под Windows.
- Veritak редактор, интегрированный компилятор/симулятор, транслятор с VHDL в Verilog, работает под управлением Windows.
- Verilator open-source высокопроизводительный компилятор Verilog.
- Verilog-Perl набор Perl-модулей для предобработки и построения других инструментов.
- vmodel open-source средство для моделирования Verilog в MATLAB, основанное на Verilator.
- Verilog for DMS is a general toolset for implementing arbitrary analyses and transformations on Verilog.
- VSPCompiler инструмент для компилирования синтезируемого RTL-описания в C/C++/SystemC библиотеку.
- VTOC инструмент для компилирования синтезируемого RTL-описания в C++/SystemC библиотеку.
- Wave VCD Viewer программа для просмотра VCD-файлов. Verilog-симулятор может порождать VCD-файл, содержащий результаты моделирования. Wave VCD Viewer позволяет разработчику видеть результаты моделирования в виде временных диаграмм. Программа работает под управлением Windows.
- GTKWave open-source программа для просмотра временных диаграмм, которая среди прочего позволяет просматривать VCD-файлы.
- Design and Verification Tools (DVT) IDE для SystemVerilog, Verilog, и VHDL на основе Eclipse.
- TkGate — средство моделирования и симуляции, основанное на Verilog.
См. также
Схожие языки
Литература
- Соловьев В. В. Основы языка проектирования цифровой аппаратуры Verilog. — М.: Горячая линия — Телеком, 2014. — 208 с. — ISBN 978-5-9912-0353-1.
Ссылки
- VerilogHDL — язык проектирования аппаратуры
- Reusable-code на Verilog — применение принципа повторного использования кода применительно к языку программирования Verilog.
- Симулятор Verilog от Tachyon DA — Компания Tachyon DA открыла код полноценного симулятора Verilog