Флеш-память

Материал из Википедии — свободной энциклопедии
(перенаправлено с «MLC-флеш»)
Перейти к навигации Перейти к поиску
Типы компьютерной памяти
Энергозависимая
Современные распространённые типы
DRAM (в том числе DDR SDRAM)
SRAM
Перспективные
T-RAM
Z-RAM
TTRAM
Устаревшие типы
Память на линиях задержки
Запоминающая электростатическая трубка[англ.]
Запоминающая ЭЛТ
Энергонезависимая

Флеш-память (англ. flash memory) — разновидность полупроводниковой технологии электрически перепрограммируемой памяти (EEPROM). Это же слово используется в электронной схемотехнике для обозначения технологически законченных решений постоянных запоминающих устройств в виде микросхем на базе этой полупроводниковой технологии. В быту это словосочетание закрепилось за широким классом твердотельных устройств хранения информации.

USB-флеш-накопитель. На переднем плане видна микросхема NAND-флеш-памяти, на заднем — её контроллер

Эта статья о полупроводниковой технологии и связанных с ней электронных компонентах; о твердотельных накопителях есть другие статьи: карта памяти, USB-флеш-накопитель.

Благодаря компактности, дешевизне, механической прочности, большому объёму, скорости работы и низкому энергопотреблению флеш-память широко используется в цифровых портативных устройствах и носителях информации. Серьёзным недостатком данной технологии является ограниченный ресурс носителей[1][2], а также чувствительность к электростатическому разряду.

Предшественниками технологии флеш-памяти можно считать ультрафиолетово-стираемые постоянные запоминающие устройства (EPROM) и электрически стираемые ПЗУ (EEPROM). Эти приборы также имели матрицу транзисторов с плавающим затвором, в которых инжекция электронов в плавающий затвор («запись») осуществлялась созданием большой напряжённости электрического поля в тонком диэлектрике. Однако площадь разводки компонентов в матрице резко увеличивалась, если требовалось создать поле обратной напряжённости для снятия электронов с плавающего затвора («стирания»), поэтому и возникло два класса устройств: в одном случае жертвовали цепями стирания, получая память высокой плотности с однократной записью, а в другом случае делали полнофункциональное устройство с гораздо меньшей ёмкостью.

Соответственно, усилия инженеров были направлены на решение проблемы плотности компоновки цепей стирания. Они увенчались успехом — изобретением инженера компании Toshiba Фудзи Масуокой в 1984 году. Название «флеш» было придумано также в Toshiba — Сёдзи Ариидзуми, которому процесс стирания содержимого памяти напомнил фотовспышку (англ. flash). Масуока представил свою разработку в 1984 году на конференции IEEE International Electron Devices Meeting (IEDM), проходившей в Сан-Франциско.

В 1988 году Intel выпустила первый коммерческий флеш-чип NOR-типа.

NAND-тип флеш-памяти был анонсирован Toshiba в 1989 году на International Solid-State Circuits Conference.

Принцип работы

[править | править код]
Транзистор с плавающим затвором

Основным компонентом в флеш-памяти является транзистор с плавающим затвором, который является разновидностью МОП-транзисторов. Его отличие в том, что у него есть дополнительный затвор (плавающий), расположенный между управляющим затвором и p-слоем. Плавающий затвор изолирован, и хранимый в нём отрицательный заряд будет оставаться надолго.

Различают устройства, в которых элементарная ячейка хранит один бит информации или несколько бит. В однобитовых ячейках различают только два уровня заряда на плавающем затворе. Такие ячейки называют одноуровневыми (single-level cell, SLC). В многобитовых ячейках различают больше уровней заряда; их называют многоуровневыми (multi-level cell, MLC[3][4]). MLC-устройства дешевле и более ёмки, чем SLC-устройства, однако имеют более высокое время доступа и примерно на порядок меньшее максимальное количество перезаписей[5].

Обычно под MLC понимают память с 4 уровнями заряда (2 бита) на каждую ячейку. Более дешёвую в пересчёте на объём память с 8 уровнями (3 бита) называют TLC (Triple Level Cell)[3][4] или 3bit MLC (так называет её Samsung)[6]. Существуют также устройства с 16 уровнями на ячейку (4 бита), QLC (quad-level cell). В августе 2018 года Samsung Electronics объявил о начале массового производства SSD на памяти QLC V-NAND[7].

К 2016 году многоуровневая память доминирует на рынке. Тем не менее, SLC-изделия, несмотря на многократно меньшую ёмкость, продолжают разрабатываться и выпускаться для особо ответственных применений[8].

Аудиопамять

[править | править код]

Естественным развитием идеи MLC-ячеек была мысль записать в ячейку аналоговый сигнал. Наибольшее применение такие аналоговые флеш-микросхемы получили в воспроизведении относительно коротких звуковых фрагментов в дешёвых тиражируемых изделиях. Такие микросхемы могут применяться в простейших игрушках, звуковых открытках, автоответчиках и так далее.[9]

Компоновка шести ячеек NOR flash
Структура одного столбца NAND flash с 8 ячейками

Флеш-память различается методом соединения ячеек в массив.

Конструкция NOR использует классическую двумерную матрицу проводников, в которой на пересечении строк и столбцов установлено по одной ячейке. При этом проводник строк подключался к стоку транзистора, а столбцов — ко второму затвору. Исток подключался к общей для всех подложке.

Конструкция NAND — трёхмерный массив. В основе та же самая матрица, что и в NOR, но вместо одного транзистора в каждом пересечении устанавливается столбец из последовательно включенных ячеек. В такой конструкции получается много затворных цепей в одном пересечении. Плотность компоновки можно резко увеличить (ведь к одной ячейке в столбце подходит только один проводник затвора), однако алгоритм доступа к ячейкам для чтения и записи заметно усложняется. Также в каждой линии установлено два МОП-транзистора: управляющий транзистор разрядной линии (англ. bit line select transistor), расположенный между столбцом ячеек и разрядной линией и управляющий транзистор заземления, расположенный перед землёй (англ. ground select transistor).

Технология NOR позволяет получить быстрый доступ индивидуально к каждой ячейке, однако площадь ячейки велика. Наоборот, NAND имеют малую площадь ячейки, но относительно длительный доступ сразу к большой группе ячеек. Соответственно, различается область применения: NOR используется как для непосредственной памяти программ микропроцессоров, так и для хранения небольших вспомогательных данных.

Названия NOR и NAND произошли по ассоциации схемы включения ячеек в массив со схемотехникой микросхем КМОП-логики — NOR- и NAND-элементов.

NAND чаще всего применяется для USB-флеш-накопителей, карт памяти, SSD; а NOR — во встраиваемых системах.

Существовали и другие варианты объединения ячеек в массив, но они не прижились.

Для чтения подаётся положительное напряжение на управляющий затвор. Если в плавающем затворе отсутствует заряд, то транзистор начнёт проводить ток. В противном случае ток между истоком и стоком не возникает. Для MLC-ячеек необходимо произвести несколько измерений.

NOR

Для чтения определённой ячейки памяти необходимо подать на её управляющий затвор промежуточное напряжение (достаточное для проводимости транзистора только при отсутствии заряда в плавающем затворе). На остальные ячейки в линии следует подать минимальное напряжение для исключения проводимости этих ячеек. Если в интересующей нас ячейке отсутствует заряд, то возникнет ток между разрядной линией (англ. bit line) и землёй.

NAND

В данной компоновке также подаётся промежуточное напряжение на управляющий затвор определённой ячейки. На остальные управляющие затворы в линии подаётся повышенное напряжение, чтобы они гарантированно проводили ток. Таким образом возникает ток между землёй и линией, если в интересующей нас ячейке отсутствует заряд.

Для записи заряды должны попасть в плавающий затвор, однако он изолирован слоем оксида. Для перенесения зарядов может использоваться эффект туннелирования. Для разряда необходимо подать большое положительное напряжение на управляющий затвор: отрицательный заряд с помощью туннельного эффекта покинет плавающий затвор. И наоборот, для заряда плавающего затвора необходимо подать большое отрицательное напряжение.

Также запись может быть реализована с помощью инжекции горячих носителей. При протекании тока между истоком и стоком повышенного напряжения электроны могут преодолевать слой оксида и оставаться в плавающем затворе. При этом необходимо, чтобы на управляющем затворе присутствовал положительный заряд, который создавал бы потенциал для инжекции.

В MLC для записи разных значений используются разные напряжения и время подачи[10].

Каждая запись наносит небольшой ущерб оксидному слою, поэтому число записей ограничено.

Запись в NOR- и NAND-компоновке состоит из двух стадий: вначале все транзисторы в линии устанавливаются в 1 (отсутствие заряда), затем нужные ячейки устанавливаются в 0.

NOR

На первой стадии очистка ячеек происходит с помощью туннельного эффекта: на все управляющие затворы подаётся сильное напряжение. Для установки конкретной ячейки в 0 используется инжекция горячих носителей. На разрядную линию подаётся большое напряжение. Вторым важным условием этого эффекта является наличие положительных зарядов на управляющем затворе. Положительное напряжение подаётся лишь на некоторые транзисторы, на остальные транзисторы подаётся отрицательное напряжение, таким образом ноль записывается только в интересующие нас ячейки.

NAND

Первая стадия в NAND аналогична NOR. Для установки нуля в ячейку используется туннельный эффект, в отличие от NOR. На интересующие нас управляющие затворы подаётся большое отрицательное напряжение.

3D NAND. Красные горизонтали — затворы. Красная вертикаль — каналы полевых транзисторов. Жёлтая полоска — плавающие затворы

Схемотехника NAND оказалась удобна для построения вертикальной компоновки блока ячеек на кристалле[11][12][13]. На кристалл послойно напыляют проводящие и изолирующие слои, которые образуют проводники затворов и сами затворы. Затем в этих слоях формируют множество отверстий на всю глубину слоев. На стенки отверстий наносят структуру полевых транзисторов — изоляторы и плавающие затворы. Таким образом формируют столбец кольцеобразных полевых транзисторов с плавающими затворами.

Такая вертикальная структура оказалась очень удачна и обеспечила качественный рывок плотности флеш-памяти. Некоторые компании продвигают технологию под своими торговыми марками, например, V-NAND, BiCS. Количество слоёв по мере развития технологии наращивается: так, на 2016 год количество слоёв ряда изделий достигло 64[14], в 2018 году освоено производство 96-слойной памяти[15], в 2019 году Samsung заявила о серийном освоении 136-слойных кристаллов[16]. В 2021 году производители планировали перейти на 256 слоев, а к 2023 году — на 512, это позволит размещать на одном флеш-чипе до 12 терабайт данных[17]. В конце июля 2022 года американская компания Micron Technology первой в мире выпустила 232-слойную память формата NAND (TLC-память с шестью плоскостями с возможностью независимого считывания в каждой плоскости)[18], а уже через неделю, в начале августа 2022 года, Hynix побила этот рекорд, выпустив 238-слойную флеш-память[19][20]..

Многокристальные микросхемы

[править | править код]

Для экономии места в одну микросхему флеш-памяти может упаковываться несколько полупроводниковых пластин (кристаллов), до 16 штук[21].

Технологические ограничения

[править | править код]

Запись и чтение ячеек различаются в энергопотреблении: устройства флеш-памяти потребляют большой ток при записи для формирования высоких напряжений, тогда как при чтении затраты энергии относительно малы.

Ресурс записи

[править | править код]

Изменение заряда сопряжено с накоплением необратимых изменений в структуре и потому количество записей для ячейки флеш-памяти ограничено. Типичные количества циклов стирания-записи составляют от тысячи или менее до десятков и сотен тысяч, в зависимости от типа памяти и технологического процесса. Гарантированный ресурс значительно более низок при хранении нескольких бит в ячейке (MLC и TLC) и при использовании техпроцессов класса «30 нм» и более современных.

Одна из причин деградации — невозможность индивидуально контролировать заряд плавающего затвора в каждой ячейке. Дело в том, что запись и стирание производятся над множеством ячеек одновременно — это неотъемлемое свойство технологии флеш-памяти. Автомат записи контролирует достаточность инжекции заряда по референсной ячейке или по средней величине. Постепенно заряд отдельных ячеек рассогласовывается и в некоторый момент выходит за допустимые границы, которые может скомпенсировать инжекцией автомат записи и воспринять устройство чтения. Понятно, что на ресурс влияет степень идентичности ячеек. Одно из следствий этого — с уменьшением топологических норм полупроводниковой технологии создавать идентичные элементы все труднее, поэтому вопрос ресурса записи становится все острее.

Другая причина — взаимная диффузия атомов, изолирующих и проводящих областей полупроводниковой структуры, ускоренная градиентом электрического поля в области кармана и периодическими электрическими пробоями изолятора при записи и стирании. Это приводит к размыванию границ и ухудшению качества изолятора, уменьшению времени хранения заряда.

Изначально, в 2000-х годах, для 56-нм памяти такой ресурс стираний составлял до 10 тыс. раз для MLC-устройств и до 100 тыс. раз для SLC-устройств, однако с уменьшением техпроцессов количество гарантированных стираний снижалось. Для 34-нм памяти (начало 2010-х годов) обычная 2-битная MLC гарантировала порядка 3—5 тысяч, а SLC — до 50 тысяч[22]. В 2013 отдельные модели гарантировали порядка единиц тысяч циклов для MLC и менее тысячи (несколько сотен) для TLC до начала деградации[23].

Тип памяти Ресурс Примеры решений
SLC NOR 100 000 .. 1 000 000 Numonyx M58BW, Spansion S29CD016J
MLC NOR 100 000 Numonyx J3 flash
SLC NAND 100 000 Samsung OneNAND KFW4G16Q2M
MLC NAND 1000 .. 10 000 Samsung K9G8G08U0M
TLC NAND 1000 Samsung SSD 840
3D MLC NAND 6000 .. 40 000 Samsung SSD 850 PRO, Samsung SSD 845DC PRO
3D TLC NAND 1000 .. 3000 Samsung SSD 850 EVO, Samsung SSD 845DC EVO, Crucial MX300

Идут исследования экспериментальной технологии восстановления ячейки флеш-памяти путём локального нагрева изолятора затвора до 800 °С в течение нескольких миллисекунд.[24]

Срок хранения данных

[править | править код]

Изоляция кармана неидеальна, заряд постепенно изменяется. Срок хранения заряда, заявляемый большинством производителей для бытовых изделий, не превышает 10—20 лет[источник не указан 4064 дня], хотя гарантия на носители даётся не более чем на 5 лет. При этом память MLC имеет меньшие сроки, чем SLC.

Специфические внешние условия, например, повышенные температуры или радиационное облучение (гамма-радиация и частицы высоких энергий), могут катастрофически сократить срок хранения данных.

У современных микросхем NAND при чтении возможно повреждение данных на соседних страницах в пределах блока. Осуществление большого числа (сотни тысяч и более) операций чтения без перезаписи может ускорить возникновение ошибки[25][26].

По данным Dell, длительность хранения данных на SSD, отключенных от питания, сильно зависит от количества прошедших циклов перезаписи (P/E) и от типа флеш-памяти и в худших случаях может составлять 3—6 месяцев[26][27].

Иерархическая структура

[править | править код]

Стирание, запись и чтение флеш-памяти всегда происходят относительно крупными блоками разного размера, при этом размер блока стирания всегда больше, чем блок записи, а размер блока записи не меньше, чем размер блока чтения. Собственно, это — характерный отличительный признак флеш-памяти по отношению к классической памяти EEPROM.

Как следствие — все микросхемы флеш-памяти имеют ярко выраженную иерархическую структуру. Память разбивается на блоки, блоки состоят из секторов, секторы — из страниц. В зависимости от назначения конкретной микросхемы глубина иерархии и размер элементов могут меняться.

Например, NAND-микросхема может иметь размер стираемого блока в сотни кбайт, размер страницы записи и чтения — 4 кбайт. Для NOR-микросхем размер стираемого блока варьируется от единиц до сотен кбайт, размер сектора записи — до сотен байт, страницы чтения — единицы—десятки байт.

Скорость чтения и записи

[править | править код]

Время стирания варьируется от единиц до сотен миллисекунд в зависимости от размера стираемого блока. Время записи — десятки-сотни микросекунд.

Обычно время чтения для NOR-микросхем нормируется в десятки наносекунд. Для NAND-микросхем время чтения составляет десятки микросекунд.

Технологическое масштабирование

[править | править код]
Масштабирование техпроцесса изготовления флеш-памяти NAND в 2004—2013 годах. Показаны максимальные возможные объёмы данных для кристаллов, использующих однобитные (SLC) или двухбитные (MLC) ячейки. Также указана приблизительная площадь ячейки

Из-за своей высокорегулярной структуры и высокого спроса на большие объёмы техпроцесс при изготовлении флеш-памяти NAND уменьшается более быстро, чем для менее регулярной DRAM-памяти и почти нерегулярной логики (ASIC). Высокая конкуренция между несколькими ведущими производителями лишь ускоряет этот процесс[28]. В варианте закона Мура для логических микросхем удвоение количества транзисторов на единицу площади происходит за три года, тогда как NAND-флеш показывала удвоение за два года. В 2012 году 19-нм техпроцесс был освоен совместным предприятием Toshiba и SanDisk[29]. В ноябре 2012 года[30] Samsung также начала производство по техпроцессу 19 нм (активно используя в маркетинговых материалах фразу «10nm-class», обозначавшую какой-то процесс из диапазона 10—19 нм)[31][32][33][34].

ITRS или компания 2010 2011 2012 2013 2014 2015 2016 2017 2018
ITRS Flash Roadmap 2011[29] 32 нм 22 нм 20 нм 18 нм 16 нм
ITRS Flash Roadmap 2013[35][36] 17 нм 15 нм 14 нм
Samsung[29][36]
Samsung 3D NAND (CTF)[36]
35-32 нм 27 нм 21 нм (MLC, TLC) 19 нм 19-16 нм
V-NAND (24L)
12 нм
V-NAND (32L)
16-10 нм 12-10 нм 12-10 нм
Micron, Intel[29][36] 34-25 нм 25 нм 20 нм (MLC + HKMG) 20 нм (TLC) 16 нм 16 нм
3D-NAND
16 нм
3D-NAND Gen2
12 нм
3D-NAND
12 нм
3D-NAND
Toshiba, Sandisk[29][36] 43-32 нм 24 нм 19 нм (MLC, TLC) A-19 нм 15 нм 15 нм
3D NAND BiCS
15 нм
3D NAND BiCS
12 нм
3D NAND
12 нм
3D NAND
SK Hynix[29][36] 46-35 нм 26 нм 20 нм (MLC) 20 нм 16 нм 16 нм
3D V1
16 нм 12 нм 12 нм

Уменьшение техпроцесса позволяло быстро наращивать объёмы чипов памяти NAND-флеш. В 2000 году флеш-память по технологии 180 нм имела объём данных в 512 Мбит на кристалл, в 2005 — 2 Гбит при 90 нм. Затем произошёл переход на MLC, и в 2008 чипы имели объём 8 Гбит (65 нм)[37]. На 2010 год около 25—35 % чипов имели размер 16 Гбит, 55 % — 32 Гбит[38]. В 2012—2014 годах в новых продуктах широко использовались кристаллы объёмом 64 Гбит и начиналось внедрение 128-Гбитовых модулей (10 % на начало 2014 года), изготовленных по техпроцессам 24—19 нм[37][38].

По мере уменьшения техпроцесса и его приближению к физическим пределам текущих технологий изготовления, в частности, фотолитографии, дальнейшее увеличение плотности данных может быть обеспечено переходом на большее количество бит в ячейке (например, переход с 2-битной MLC на 3-битную TLC), заменой FG-технологии ячеек на CTF технологию или переходом на трёхмерную компоновку ячеек на пластине (3D NAND, V-NAND; однако при этом увеличивается шаг техпроцесса). Например, приблизительно в 2011—2012 годах всеми производителями были внедрены воздушные промежутки между управляющими линиями, позволившие продолжить масштабирование далее 24—26 нм[39][40], а Samsung с 2013—2014 года начала массовый выпуск 24- и 32-слойной 3D NAND[41] на базе CTF технологии[42], в том числе, в варианте с 3-битными (TLC) ячейками[43]. Проявляющееся с уменьшением техпроцесса уменьшение износостойкости (ресурса стираний), а также увеличение темпа битовых ошибок потребовало применения более сложных механизмов коррекции ошибок и снижения гарантированных объёмов записи и гарантийных сроков[44]. Однако, несмотря на принимаемые меры, вероятно, возможности дальнейшего масштабирования NAND-памяти будут экономически не оправданы[45][46] или физически невозможны. Исследуется множество возможных замен технологии флеш-памяти, в частности, FeRAM, MRAM, PMC, PCM, ReRAM и т. п.[47][48][49]

Особенности применения

[править | править код]

Стремление достичь предельных значений ёмкости для NAND-устройств привело к «стандартизации брака» — праву выпускать и продавать микросхемы с некоторым процентом бракованных ячеек и без гарантии непоявления новых «bad-блоков» в процессе эксплуатации. Чтобы минимизировать потери данных, каждая страница памяти снабжается небольшим дополнительным блоком, в котором записывается контрольная сумма, информация для восстановления при одиночных битовых ошибках, информация о сбойных элементах на этой странице и количестве записей на эту страницу.

Сложность алгоритмов чтения и допустимость наличия некоторого количества бракованных ячеек вынудили разработчиков оснастить NAND-микросхемы памяти специфическим командным интерфейсом. Это означает, что нужно сначала подать специальную команду переноса указанной страницы памяти в специальный буфер внутри микросхемы, дождаться окончания этой операции, считать буфер, проверить целостность данных и, при необходимости, попытаться восстановить их.

Слабое место флеш-памяти — количество циклов перезаписи в одной странице. Ситуация ухудшается также в связи с тем, что стандартные файловые системы — то есть стандартные системы управления файлами для широко распространённых файловых систем — часто записывают данные в одно и то же место. Часто обновляется корневой каталог файловой системы, так что первые секторы памяти израсходуют свой запас значительно раньше. Распределение нагрузки позволит существенно продлить срок работы памяти[50].

NAND-контроллеры

[править | править код]

Для упрощения применения микросхем флеш-памяти NAND-типа они используются совместно со специальными микросхемами — NAND-контроллерами. Эти контроллеры должны выполнять всю черновую работу по обслуживанию NAND-памяти: преобразование интерфейсов и протоколов, виртуализация адресации (с целью обхода сбойных ячеек), проверка и восстановление данных при чтении, забота о разном размере блоков стирания и записи (Write amplification[англ.]), забота о периодическом обновлении записанных блоков, равномерное распределение нагрузки на секторы при записи (Wear leveling[англ.]).

Однако, задача равномерного распределения износа не обязательна, поэтому в самых дешевых изделиях ради экономии могут устанавливаться наиболее простые контроллеры. Такие флеш-карты памяти и USB-брелоки быстро выйдут из строя при частой перезаписи. При необходимости очень частой записи данных на флешки предпочтительно использовать дорогие изделия с более износостойкой памятью (MLC вместо TLC, SLC вместо MLC) и качественными контроллерами.

На дорогие NAND-контроллеры также может возлагаться задача «ускорения» микросхем флеш-памяти путём распределения данных одного файла по нескольким микросхемам. Время записи и чтения файла при этом сильно уменьшается.

Специальные файловые системы

[править | править код]

Зачастую во встраиваемых применениях флеш-память может подключаться к устройству напрямую — без контроллера. В этом случае задачи контроллера должен выполнять программный NAND-драйвер в операционной системе. Чтобы не выполнять избыточную работу по равномерному распределению записи по страницам, стараются эксплуатировать такие носители со специальными файловыми системами: JFFS2[51] и YAFFS[52] для Linux и др.

Применение

[править | править код]

Существует два основных способа применения флеш-памяти: как носитель информации для компьютеров и электронных гаджетов и как хранилище программного обеспечения («прошивки») цифровых устройств. Зачастую эти два применения совмещаются в одном устройстве.

При хранении во флеш-памяти возможно простое обновление прошивок устройств в процессе эксплуатации.

NOR-флеш наиболее применима в устройствах с энергонезависимой памятью относительно небольшого объёма, требующих быстрого доступа по случайным адресам и с гарантией отсутствия сбойных элементов:

  • Встраиваемая память программ однокристальных микроконтроллеров. Типовые объёмы — от 1 кбайта до 1 Мбайта.
  • Стандартные микросхемы ПЗУ произвольного доступа для работы вместе с микропроцессором.
  • Специализированные микросхемы начальной загрузки компьютеров (POST и BIOS), процессоров ЦОС и программируемой логики. Типовые объёмы — единицы и десятки мегабайт.
  • Микросхемы хранения среднего размера данных, например, DataFlash. Обычно снабжаются интерфейсом SPI и упаковываются в миниатюрные корпуса. Типовые объёмы — от сотен кбайт до технологического максимума.
Флеш-карты разных типов (спичка для сравнения масштабов)

Там, где требуются рекордные объёмы памяти, NAND-флеш вне конкуренции. Чипы NAND показывали постоянное повышение объёмов, и на 2012 год NAND имел рекордные объёмы на 8-кристальную микросборку в 128 Гбайт (то есть объём каждого кристалла 16 Гбайт или 128 Гбит)[53].

В первую очередь NAND флеш-память применяется во всевозможных мобильных носителях данных и устройствах, требующих для работы больших объёмов хранения. В основном, это USB-брелоки и карты памяти всех типов, а также мобильные устройства, такие как телефоны, фотоаппараты, медиаплееры.

Флеш-память типа NAND позволила миниатюризировать и удешевить вычислительные платформы на базе стандартных операционных систем с развитым программным обеспечением. Их стали встраивать во множество бытовых приборов: сотовые телефоны и телевизоры, сетевые маршрутизаторы и точки доступа, медиаплееры и игровые приставки, фоторамки и навигаторы.

Высокая скорость чтения делает NAND-память привлекательной для кэширования винчестеров. При этом часто используемые данные операционная система хранит на относительно небольшом твердотельном устройстве, а данные общего назначения записывает на дисковый накопитель большого объёма[54]. Также возможно объединение флеш-буфера на 4—8 ГБ и магнитного диска в едином устройстве, гибридном жёстком диске (SSHD, Solid-state hybrid drive).

Благодаря большой скорости, объёму и компактным размерам, NAND-память активно вытесняет из обращения носители других типов. Сначала исчезли дискеты и дисководы гибких магнитных дисков[55], снизилась популярность накопителей на магнитной ленте. Магнитные носители практически полностью вытеснены из мобильных и медиаприменений.

Стандартизация

[править | править код]
Низкоуровневые интерфейсы

Стандартизацией корпусов, интерфейсов, системы команд и вопросов идентификации чипов флеш-памяти типа NAND занимается Open NAND Flash Interface (ONFI). Первым стандартом стала спецификация ONFI версии 1.0[56], выпущенная 28 декабря 2006 года, за ней последовали ONFI V2.0, V2.1, V2.2, V2.3, V3.0 (2011)[57]. Группа ONFI поддерживается Intel, Micron Technology, Hynix, Numonyx[58].

Samsung и Toshiba разрабатывают свой, альтернативный ONFI, стандарт Toggle Mode DDR. Первая ревизия выпущена в 2009 году, вторая — в 2010[57].

Высокоуровневые интерфейсы

Помимо стандартизации непосредственно микросхем памяти, идет специфическая формализация доступа к долговременной памяти со стороны распространенных цифровых интерфейсов. Например, группа Non-Volatile Memory Host Controller Interface занимается вопросами стандартизации создания твердотельных дисков для интерфейса PCI Express.

Особняком стоят интегральные решения памяти и контроллера в виде микросхем, например, широко применяется встраиваемая eMMC-память, использующая электрический интерфейс, сходный с MMC, но выполненная в виде микросхемы[59]. Развитием этого интерфейса занимается JEDEC.

Рынок NAND-памяти

[править | править код]

Основные производители NAND-флеш-памяти: Micron/Intel, SK Hynix, Toshiba/SanDisk, Samsung. На 2014 год около 35—37 % рынка занимают Toshiba/SanDisk и Samsung. 17 % поставок осуществляет Micron/Intel, ещё 10 — Hynix. Общий объём рынка NAND оценивается примерно в 20—25 млрд долларов США, в год производится от 40 до 60 млрд гигабайт, четверть из которых — встраиваемая eMMC-память. В 2013 году память в основном изготавливалась по техпроцессам в диапазоне 20—30 нм, в 2014 году набирала популярность 19 нм память. Менее 2 % рынка занимала память 3D-NAND от Samsung, другие производители планировали производство 3D NAND с середины 2015 года[38].

Лишь менее 5 % NAND-памяти, поставлявшейся в 2012—2014 годах, имели однобитные ячейки (SLC), 75 % составляла двухбитная память (MLC) и 15—25 % — трёхбитная память (TLC, в основном Samsung и Toshiba/SanDisk, с середины 2014—2015 годов также и другие)[38].

Основные производители контроллеров флеш-памяти NAND: Marvell, LSI-SandForce, также производители памяти NAND. Для eMMC контроллеры (eMCP) изготавливают: Samsung, SanDisk, SK Hynix, Toshiba, Micron, Phison, SMI, Skymedi[38].

Примечания

[править | править код]
  1. Simona Boboila, Peter Desnoyers. Write Endurance in Flash Drives: Measurements and Analysis (англ.) // FAST. — San Jose, California: Northeastern University, 2010. Архивировано 17 марта 2013 года.
  2. Hasso Plattner, Alexander. Zeier. In-Memory Data Management: Technology and Applications. — SpringerLink : Bücher. — Springer, 2012. — С. 45. — 267 с. — ISBN 3-642-29575-4. Архивировано 7 мая 2018 года.
  3. 1 2 Kristian Vättö,Understanding TLC NAND Архивная копия от 25 июля 2013 на Wayback Machine // Anandtech, February 23, 2012
  4. 1 2 iXBT.com :: Все новости :: Intel и Micron освоили выпуск 3-битной флэш-памяти типа NAND по нормам 25 нм (недоступная ссылка)
  5. Dennis Martin. NAND Flash – Endurance. Demartek, Storage Decisions Conference (12 июня 2013). — «MLC typical life 10,000 or fewer write cycles  MLC-2: 3,000 – 10,000 write cycles  MLC-3: 300 – 3,000 write cycles». Дата обращения: 9 января 2015. Архивировано 9 января 2015 года.
  6. Samsung Mass Producing 128Gb 3-bit MLC NAND Flash Kevin Parrish // Tom’s Hardware, 11 April 2013
  7. Samsung запустила производство массовых SSD на памяти QLC V-NAND. Дата обращения: 8 августа 2018. Архивировано 8 августа 2018 года.
  8. Toshiba начала выпуск 16-Гбит SLC NAND повышенной надёжности. Дата обращения: 19 ноября 2016. Архивировано 20 ноября 2016 года.
  9. http://www.nuvoton.com/NuvotonMOSS/Community/ProductInfo.aspx?tp_GUID=d2589477-840d-4046-9c3a-2e0e457048b3 Архивная копия от 7 июля 2011 на Wayback Machine ISD ChipCorder
  10. Thomas Schwarz. Floating Gate Basics. Дата обращения: 12 марта 2017. Архивировано 1 октября 2017 года.
  11. Обзор Samsung 850 EVO второй версии: с 48-слойной TLC 3D V-NAND внутри. Дата обращения: 11 июля 2016. Архивировано 8 июля 2016 года.
  12. Samsung moves into mass production of 3D flash memory. Дата обращения: 19 ноября 2016. Архивировано 12 ноября 2016 года.
  13. Новый завод Toshiba по производству 3D NAND начнёт работу летом 2018 года. Дата обращения: 19 ноября 2016. Архивировано 20 ноября 2016 года.
  14. Toshiba Starts World’s First Sample Shipment of 64-Layer 3D Flash Memory. Дата обращения: 19 ноября 2016. Архивировано 20 ноября 2016 года.
  15. Samsung приступила к производству 96-слойной памяти 3D NAND. Дата обращения: 8 августа 2018. Архивировано 8 августа 2018 года.
  16. Samsung начала массовое производство 136-слойной 3D NAND и 256-ГБ SSD на новой памяти Архивная копия от 4 августа 2020 на Wayback Machine // fcenter.ru
  17. Как на microSD помещается 1 ТБ? - Разбор | Droider.ru. Дата обращения: 7 сентября 2021. Архивировано 7 сентября 2021 года.
  18. [1] Архивная копия от 3 августа 2022 на Wayback Machine Выпущена первая в мире 232-слойная NAND-память Архивная копия от 28 июля 2022 на Wayback Machine // 28.07.2022
  19. SK hynix Develops World’s Highest 238-Layer 4D NAND Flash (англ.). SK hynix (2 августа 2022). Дата обращения: 5 августа 2022. Архивировано 5 августа 2022 года.
  20. Геннадий Детинич. SK hynix побила рекорд Micron и представила самую высокую в мире флеш-память — 238-слойную. 3DNews (3 августа 2022). Дата обращения: 5 августа 2022. Архивировано 5 августа 2022 года.
  21. «Многокристальный модуль флеш-памяти NAND со стеком из 16-ти кристаллов NAND (NAND flash MCP (multi-chip package) with a 16-die NAND stack)» (англ.). Дата обращения: 12 июня 2012. Архивировано 4 июня 2012 года.
  22. Comparison of NAND Flash Technologies Used in SolidState Storage Архивная копия от 4 марта 2016 на Wayback Machine, IBM 2010 «Table 1. Endurance performance for various technology nodes»
  23. http://www.altec-cs.com/downloads/altec_white_paper/WP_Avoiding_premature_failures_of_NAND_Flash_memory_for_duplex-printing_e10.pdf Архивная копия от 4 марта 2016 на Wayback Machine «Resulting from the continuous reduction of the structure size of the flash memory chips, 2-bit MLC and 3-bit MLC (TLC) NAND flash memory …sometimes only allows 1,000 P/E cycles (MLC) and/or only a few hundred P/E cycles (TLC) per flash memory cell before degradation»; «Table 1: Typical P/E cycles …»
  24. Flash Memory Survives 100 Million Cycles — IEEE Spectrum. Дата обращения: 4 декабря 2012. Архивировано 4 декабря 2012 года.
  25. Design and Use Considerations for NAND Flash memory. Дата обращения: 15 октября 2012. Архивировано из оригинала 19 июля 2011 года.
  26. 1 2 Flash Memory Technology Direction Архивная копия от 11 сентября 2014 на Wayback Machine, Jim Cooke, 2007 Reducing Read Disturb ""«Rule of thumb for excessive reads per block between ERASE operations: SLC — 1,000,000 READ cycles; MLC — 100,000 READ cycles»
  27. Solid State Drive (SSD) FAQ Архивная копия от 8 октября 2013 на Wayback Machine // Dell: «6. I have unplugged my SSD drive and put it into storage. How long can I expect the drive to retain my data without needing to plug the drive back in? … In MLC and SLC, this can be as low as 3 months and best case can be more than 10 years»
  28. Kawamatus, Tatsuya Technology For Managing Nand Flash. Hagiwara sys-com co., LTD. Дата обращения: 1 августа 2011. (недоступная ссылка)
  29. 1 2 3 4 5 6 Technology Roadmap for NAND Flash Memory. techinsights (апрель 2013). Дата обращения: 9 января 2015. Архивировано из оригинала 9 января 2015 года.
  30. Clarke, Peter (20 November 2012). «Samsung takes NAND memory below 20-nm» Архивная копия от 28 ноября 2012 на Wayback Machine eetimes.com. Retrieved 21 December 2012.
  31. Anand, Lal Shimpi (2013-07-25). "Samsung SSD 840 EVO Review: 120GB, 250GB, 500GB, 750GB & 1TB Models Tested". AnandTech. Архивировано 9 января 2015. Дата обращения: 9 января 2015. «Samsung calls its latest NAND process 10nm-class or 1x-nm, which can refer to feature sizes anywhere from 10nm to 19nm but we’ve also heard it referred to as 19nm TLC.»
  32. Samsung samples 3D NAND SSD. "ObjectiveAnalysis" (июль 2014). Дата обращения: 9 января 2015. Архивировано 9 января 2015 года.: «.Samsung introduced its 19nm NAND by calling it a „10nm-class“ product. Once again, the press misunderstood and broadcast to the world that Samsung was ahead of all of its competitors»
  33. "Samsung's 840 EVO SSD family: Fast, large, and in charge". PCWorld. 2013-07-25. Архивировано 9 января 2015. Дата обращения: 9 января 2015.: «the 19nm manufacturing process used to produce the NAND. Samsung for some reason is calling this 10nm-class, or 1x NAND, but they assured us that it’s 19nm.»
  34. Assessment of the Potential & Maturity of Selected Emerging Research Memory Technologies Архивная копия от 18 апреля 2012 на Wayback Machine // ITRS 2010
  35. Table ORTC1 Summary 2013 ORTC Technology Trend Targets Архивная копия от 21 января 2015 на Wayback Machine // ITRS из ITRS 2013 EDITION Архивная копия от 21 сентября 2014 на Wayback Machine
  36. 1 2 3 4 5 6 Technology Roadmap for NAND Flash Memory. techinsights (апрель 2014). Дата обращения: 9 января 2015. Архивировано из оригинала 9 января 2015 года.
  37. 1 2 Edward Grochowski, Robert E.Fontana, Future Technology Challenges For NAND Flash and HDD Products Архивная копия от 9 января 2015 на Wayback Machine // Flash Memory Summit, 2012 (англ.): slide 6 «Projected NAND Flash Memory Circuit Density Roadmap»
  38. 1 2 3 4 5 Sean Yang. Supply Dynamics: Limited Growth &Constant Share. Market Share (Production Base) (англ.). 2014 NAND Flash Market Update. Supply, Demand and Beyond. TrendForce. Дата обращения: 9 января 2015. Архивировано 13 января 2015 года.
  39. Jeongdong Choe (TechInsights) (2013-07-25). "Comparing Leading-Edge NAND Flash Memories" (англ.). EETimes. Архивировано 12 января 2015. Дата обращения: 11 января 2015. All the NAND manufacturers adopted an air-gap process to achieve high performance and reliability. Toshiba implemented an air-gap process on its 19nm NAND device, while Samsung adopted it on 21nm. IMFT has used a more mature air-gap process on both the wordline and bitline structure since its 25nm NAND technology.
  40. Nirmal Ramaswamy, Thomas Graettinger, (Micron) (2013-07-05). "NAND flash scaling: 20nm node and below. Here are some of the fundamental cell design issues considered and addressed to arrive at this planar cell technology" (PDF) (англ.). EE Times-Asia. Архивировано (PDF) 12 января 2015. Дата обращения: 11 января 2015. This had already become a problem at the 25nm node requiring the deployment of airgap between the cells to reduce interference{{cite news}}: Википедия:Обслуживание CS1 (множественные имена: authors list) (ссылка)
  41. Peter Clarke (2014-08-25). "NAND, DRAM 3D-Transition Roadmaps" (англ.). EETimes. Архивировано 12 января 2015. Дата обращения: 11 января 2015.
  42. Dick James (2014-08-05). "The Second Shoe Drops – Samsung V-NAND Flash" (англ.). ChipWorks. Архивировано 1 января 2015. Дата обращения: 11 января 2015.
  43. Rick Merritt (2014-08-05). "Samsung Tips 3-Bit Vertical NAND. Korean giant starts smart storage initiative" (англ.). EETimes. Архивировано 13 января 2015. Дата обращения: 11 января 2015.
  44. Lal Shimpi, Anand (2010-12-02). "Micron's ClearNAND: 25nm + ECC, Combats Increasing Error Rates". Anandtech. Архивировано 3 декабря 2010. Дата обращения: 2 декабря 2010.
  45. Ed Oswald (2012-02-20). "Current solid-state drive technology is doomed, says Microsoft Research" (англ.). ExtremeTech. Архивировано 9 января 2015. Дата обращения: 9 января 2015.
  46. Grupp, Laura M., John D. Davis,Steven Swanson. The Bleak Future of NAND Flash Memory // Proceedings of the 10th USENIX conference on File and Storage Technologies. — USENIX Association, 2012. Архивировано 6 сентября 2015 года.
  47. Kim, Kinam; Koh, Gwan-Hyeob. Future Memory Technology including Emerging New Memories (англ.). — Serbia and Montenegro: Proceedings of the 24th International Conference on Microelectronics, 2004. — P. 377—384.
  48. Tom Coughlin; Ed Grochowski.: Thanks for the Memories: Emerging Non-Volatile Memory Technologies (англ.). Coughlin Associates; SNIA 2014 Storage Developer Conference (15 сентября 2014). Дата обращения: 9 января 2015. Архивировано 13 января 2015 года.
  49. Overview of emerging nonvolatile memory technologies Архивная копия от 16 мая 2022 на Wayback Machine // Nanoscale Res Lett. 2014; 9(1): 526. Sep 25, 2014. doi:10.1186/1556-276X-9-526
  50. Flash Wear-Leveling. Дата обращения: 22 марта 2013. Архивировано 24 июня 2016 года.
  51. ELJonline:Flash Filesystems for Embedded Linux Systems — Linux For Devices Articles — Linux for Devices. Дата обращения: 12 декабря 2007. Архивировано из оригинала 5 декабря 2012 года.
  52. Introducing YAFFS, the first NAND-specific flash file system — News — Linux for Devices. Дата обращения: 12 декабря 2007. Архивировано из оригинала 12 сентября 2012 года.
  53. [«Из восьми /кристаллов/ можно сформировать чип флеш-памяти на 128 Гб (Eight can be combined to produce … 128GB flash memory chip)» (англ.). Дата обращения: 12 июня 2012. Архивировано из оригинала 27 апреля 2012 года. «Из восьми /кристаллов/ можно сформировать чип флеш-памяти на 128 Гб (Eight can be combined to produce … 128GB flash memory chip)» (англ.)]
  54. ReadyBoost — Using Your USB Key to Speed Up Windows Vista — Tom Archer’s Blog — Site Home — MSDN Blogs. Дата обращения: 12 декабря 2007. Архивировано 23 мая 2006 года.
  55. R.I.P. Floppy Disk Архивная копия от 16 февраля 2009 на Wayback Machine // BBC NEWS, UK, 1 april 2003
  56. ONFI 1.0. Дата обращения: 12 декабря 2007. Архивировано из оригинала 28 ноября 2007 года.
  57. 1 2 Exhibit 3: NAND Flash interface standards development of different manufactories (англ.). 2012 NAND Flash market annual report. Industry analysis report. ChinaFlashMarket.com (13 января 2013). Дата обращения: 9 января 2015. Архивировано 1 августа 2014 года.
  58. ONFI members. Дата обращения: 12 декабря 2007. Архивировано из оригинала 16 октября 2007 года.
  59. NAND Flash related product application market (англ.). 2012 NAND Flash market annual report. Industry analysis report. ChinaFlashMarket.com (13 января 2013). Дата обращения: 9 января 2015. Архивировано 1 августа 2014 года.